WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2002078194) CONDITIONNEMENT D'UN SIGNAL ANALOGIQUE ET APPAREIL A CET EFFET
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2002/078194    N° de la demande internationale :    PCT/IB2002/000423
Date de publication : 03.10.2002 Date de dépôt international : 12.02.2002
CIB :
H03M 3/02 (2006.01)
Déposants : CONEXANT SYSTEMS, INC. [US/US]; 4311 Jamboree Road, Newport Beach, CA 92660 (US)
Inventeurs : CETIN, Yusuf; (US).
HAMILTON, Graham, S.; (US).
YAYLA, Ibrahim, G.; (US)
Données relatives à la priorité :
09/816,621 23.03.2001 US
Titre (EN) METHOD AND APPARATUS FOR CONDITIONING AN ANALOG SIGNAL
(FR) CONDITIONNEMENT D'UN SIGNAL ANALOGIQUE ET APPAREIL A CET EFFET
Abrégé : front page image
(EN)A novel method and apparatus for conditioning an analog signal before it is input to a downstream device such as a delta-sigma analog-to-digital converter is disclosed. An analog conditioning circuit having a reference voltage generator circuit, positive and negative voltage comparators, threshold voltage generator circuits, and a plurality of transistor gate switch limiters is disclosed. The reference voltage generator circuit generates predetermined threshold voltages against which the input signal is compared by the voltage comparators. All conditioning circuit components between the conditioning circuit input and output are electrically disconnected from the circuit when the input signal voltage does not exceed the threshold voltages, thereby minimizing signal distortion in the useful range of the input signal. When the input signal voltage meets or exceeds one of the relevant threshold voltages, the conditioning circuit components rapidly and sharply switch into the signal pathway, and the input signal is 'clipped' appropriately. Transistor-based switches are used to provide rapid switching, and to reduce power that is consumed by the circuit when no clipping of the input signal is required. An integrated circuit including the aforementioned conditioning circuit and a delta-sigma analog-to-digital converter, and an electronic device incorporating the integrated circuit, are also disclosed.
(FR)L'invention concerne un nouveau procédé de conditionnement et appareil à cet effet permettant de conditionner un signal analogique avant son entrée dans un dispositif en aval tel qu'un convertisseur analogique-numérique en delta-sigma. Cette invention concerne également un circuit de conditionnement analogique présentant un circuit générateur de tension de référence, des comparateurs de tensions positives et négatives, des circuits générateurs de tension de seuil et une pluralité de limiteurs de commutation à porte à transistor. Le circuit générateur de tension de référence génère des tensions de seuil prédéterminées auxquelles le signal d'entrée est comparé par les comparateurs de tensions. Tous les composants du circuit de conditionnement situés entre l'entrée et la sortie dudit circuit sont déconnectés électriquement du circuit lorsque la tension du signal d'entrée n'excède pas les tensions de seuil, ce qui permet de minimiser les distorsions de signal dans la plage utile du signal d'entrée. Lorsque la tension du signal d'entrée correspond à une des tensions de seuil appropriées ou excède une de ces tensions, les composants du circuit de conditionnement se commutent rapidement et brusquement sur le chemin du signal et le signal d'entrée est 'écrêté' de façon appropriée. Des commutateurs à transistor sont utilisés pour fournir une commutation rapide et pour réduire le courant consommé par le circuit lorsqu'aucun écrêtage du signal d'entrée n'est requis. La présente invention concerne également un circuit intégré, comprenant le circuit de conditionnement susmentionné et un convertisseur analogique-numérique en delta-sigma, ainsi qu'un dispositif électronique incorporant ce circuit intégré.
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NO, NZ, OM, PH, PL, PT, RO, RU, SD, SE, SG, SI, SK, SL, TJ, TM, TN, TR, TT, TZ, UA, UG, UZ, VN, YU, ZA, ZM, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (GH, GM, KE, LS, MW, MZ, SD, SL, SZ, TZ, UG, ZM, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)