WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2002049214) BASCULE A RETARD DECLENCHEE PAR IMPULSIONS COMPRENANT UN COMMUTATEUR CASCODE DIFFERENTIEL
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2002/049214    N° de la demande internationale :    PCT/IB2001/002314
Date de publication : 20.06.2002 Date de dépôt international : 05.12.2001
CIB :
H03K 3/012 (2006.01), H03K 3/037 (2006.01), H03K 3/356 (2006.01)
Déposants : KONINKLIJKE PHILIPS ELECTRONICS N.V. [NL/NL]; Groenewoudseweg 1, NL-5621 BA Eindhoven (NL)
Inventeurs : GANESAN, Anand; (NL)
Mandataire : DE JONG, Durk, J.; Internationaal Octrooibureau B.V., Prof Holstlaan 6, NL-5656 AA Eindhoven (NL)
Données relatives à la priorité :
09/738,781 15.12.2000 US
Titre (EN) PULSED D-FLIP-FLOP USING DIFFERENTIAL CASCODE SWITCH
(FR) BASCULE A RETARD DECLENCHEE PAR IMPULSIONS COMPRENANT UN COMMUTATEUR CASCODE DIFFERENTIEL
Abrégé : front page image
(EN)A differential cascode structure is configured to propagate a data state to a static latch at each active edge of a clock. A clock generator enables the communication of the data state and its inverse to the latch for a predetermined time interval. In a first embodiment, each cascode structure includes three gates (T1, T3, T5, T2, T4, T6) in series, the gates being controlled by the clock signal, a delayed inversion of the clock signal, and the data state or its inverse. In an alternative embodiment, each cascode structure includes two gates in series (T1, T3, T2, T4), the gates being controlled by the clock signal and the delayed inversion of the clock signal. In this alternative embodiment, each of these cascode structures is driven directly by the data signal or its inverse. The static latch obviates the need to precharge nodes within the device, thereby minimizing the power consumed by the device. The latch preferably comprises cross-coupled inverters, which, being driven by the differential cascode structure, enhance the switching speed.
(FR)Une structure cascode différentielle est configurée pour propager un état des données à un verrou statique au niveau de chaque flanc actif d'une horloge. Un générateur d'horloge assure la communication de l'état des données au verrou et dans le sens inverse pendant un intervalle de temps prédéterminé. Dans une première forme de réalisation, chaque structure cascode comprend trois portes montées en série, les portes étant commandées par le signal d'horloge, une inversion retardée du signal d'horloge et l'état des données ou son inverse. Dans une autre forme de réalisation, chacune de ces structures cascode est entraînée directement par le signal d'horloge ou son inverse. Le verrou statique évite de devoir recharger les noeuds du dispositif, ce qui réduit au maximum la puissance consommée par le dispositif. Le verrou comprend de préférence des inverseurs interconnectés, qui, du fait de leur entraînement par la structure cascode différentielle, améliorent la vitesse de commutation.
États désignés : CN, JP, KR.
Office européen des brevets (OEB) (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE, TR).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)