WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2002023754) RECEPTEUR A ETALEMENT DE SPECTRE, HAUTE FIDELITE ET A SYNCHRONISATION RAPIDE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2002/023754    N° de la demande internationale :    PCT/US2001/028945
Date de publication : 21.03.2002 Date de dépôt international : 13.09.2001
Demande présentée en vertu du Chapitre 2 :    28.02.2002    
CIB :
H04B 1/707 (2011.01), H04B 1/7075 (2011.01)
Déposants : UT-BATTELLE, LLC [US/US]; P.O. Box 2008 Oak Ridge, TN 37831 (US)
Inventeurs : MOORE, Michael, R.; (US).
SMITH, Stephen, F.; (US).
EMERY, Michael, S.; (US)
Mandataire : BRUCKNER, John, J.; Gray Cary Ware & Freidenrich LLP Suite 400 1221 S. MoPac Expressway Austin, TX 78746-6875 (US)
Données relatives à la priorité :
09/660,743 13.09.2000 US
Titre (EN) FAST SYNCHRONIZING HIGH-FIDELITY SPREAD-SPECTRUM RECEIVER
(FR) RECEPTEUR A ETALEMENT DE SPECTRE, HAUTE FIDELITE ET A SYNCHRONISATION RAPIDE
Abrégé : front page image
(EN)A fast-synchronizing receiver (1) having a circuit comprising an equalizer (16) configured for manipulating an analog signal (10); a detector (20) in communication with the equalizer; a filter (50) in communication with the detector; an oscillator (52) in communication with the filter; a gate (18) for receiving the manipulated signal; a circuit portion (26) for synchronizing and tracking the manipulated signal; a summing element (60) in communication with the digital circuit portion; and, an output gate (27).
(FR)L'invention concerne un récepteur (1) à synchronisation rapide contenant un circuit comprenant un égaliseur (16) conçu pour manipuler un signal analogique (10), un détecteur (20) en communication avec l'égaliseur, un filtre (50) en communication avec le détecteur, un oscillateur (52) en communication avec le filtre, une porte (18) destinée à recevoir le signal manipulé, une partie de circuit (26) destinée à synchroniser et à suivre le signal manipulé, un élément de sommation (60) en communication avec la partie de circuit numérique, et une porte de sortie (27).
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NO, NZ, PH, PL, PT, RO, RU, SD, SE, SG, SI, SK, SL, TJ, TM, TR, TT, TZ, UA, UG, UZ, VN, YU, ZA, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (GH, GM, KE, LS, MW, MZ, SD, SL, SZ, TZ, UG, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)