WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2002019311) PROCEDE ET APPAREIL PERMETTANT DE VERROUILLER VERTICALEMENT DES SIGNAUX VIDEO D'ENTREE ET DE SORTIE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2002/019311    N° de la demande internationale :    PCT/US2000/035659
Date de publication : 07.03.2002 Date de dépôt international : 29.12.2000
CIB :
H04N 5/04 (2006.01), G09G 5/00 (2006.01), G09G 5/18 (2006.01), G09G 5/391 (2006.01), H03L 7/23 (2006.01), H04N 5/06 (2006.01), H04N 5/12 (2006.01), H04N 5/268 (2006.01), H04N 5/74 (2006.01), H04N 7/10 (2006.01), H04N 9/64 (2006.01), H04N 5/44 (2011.01), H04N 5/46 (2006.01)
Déposants : RGB SYSTEMS, INC. [US/US]; 1230 South Lewis Street Anaheim, CA 92805 (US)
Inventeurs : TARACI, Brian, Richard; (US).
TROUNG, Duy, Duc; (US)
Mandataire : HECKER, Gary, A.; The Hecker Law Group 1925 Century Park East Suite 2300 Los Angeles, CA 90067 (US)
Données relatives à la priorité :
09/648,793 26.08.2000 US
Titre (EN) METHOD AND APPARATUS FOR VERTICALLY LOCKING INPUT AND OUTPUT VIDEO SIGNALS
(FR) PROCEDE ET APPAREIL PERMETTANT DE VERROUILLER VERTICALEMENT DES SIGNAUX VIDEO D'ENTREE ET DE SORTIE
Abrégé : front page image
(EN)This invention describes a method and apparatus for vertically locking input and output video frame rates. The output vertical sync pulse is locked in phase with the input vertical sync pulse, regardless of the input format and frequency. The output resolution, horizontal refresh rate, and delay are all user selectable. Two Phase Locked Loops are connected in series to achive vertical lock between the input and output frames. Locking the vertical sync pulses between the input and output frames will eliminate mixing of pixels from different input frames in one output frame. The first Phase Locked Loop generates the output pixel clock required to satisfy the user's display preferences but may not precisely represent the desired output pixel clock required for frame locking because current Phase Locked Loops use integer dividers. A second Phase Locked Loop adjusts its output, which is the reference frequency to the first Phase Locked Loop, until a lock is achieved.
(FR)La présente invention concerne un procédé et un appareil permettant de verrouiller verticalement des vitesses de trames vidéo d'entrée et de sortie. L'impulsion de synchronisation verticale de sortie est verrouillée en phase avec l'impulsion de synchronisation verticale d'entrée, quels que soient le format d'entrée et la fréquence. La résolution de sortie, le taux de rafraîchissement horizontal et le retard peuvent tous être sélectionnés par l'utilisateur. Deux boucles accrochées en phase sont connectées en série de façon à réaliser un verrouillage vertical entre les trames d'entrée et de sorties. Le verrouillage des impulsions de synchronisation verticale entre les trames d'entrée et de sortie élimine le mélange des pixels des différentes trames d'entrée dans une trame de sortie. La première boucle accrochée en phase génère l'horloge des pixels de sortie requise pour satisfaire aux préférences d'affichage de l'utilisateur, mais elle peut ne pas représenter l'horloge des pixels de sortie requise pour des trames de verrouillage car les boucles accrochées en phase courantes utilisent des diviseurs entiers. Une seconde boucle accrochée en phase règle sa sortie, qui est la fréquence de référence de la première boucle accrochée en phase, jusqu'à ce que le verrouillage soit effectué.
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BY, BZ, CA, CH, CN, CR, CU, CZ, DE, DK, DM, DZ, EE, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NO, NZ, PL, PT, RO, RU, SD, SE, SG, SI, SK, SL, TJ, TM, TR, TT, TZ, UA, UG, UZ, VN, YU, ZA, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (GH, GM, KE, LS, MW, MZ, SD, SL, SZ, TZ, UG, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)