WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2002019100) SYSTEME DESTINE A EXECUTER DES INSTRUCTIONS MACHINE VIRTUELLES
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2002/019100    N° de la demande internationale :    PCT/EP2001/009694
Date de publication : 07.03.2002 Date de dépôt international : 22.08.2001
CIB :
G06F 9/318 (2006.01), G06F 9/38 (2006.01)
Déposants : KONINKLIJKE PHILIPS ELECTRONICS N.V. [NL/NL]; Groenewoudseweg 1 NL-5621 BA Eindhoven (NL)
Inventeurs : STEINBUSCH, Otto, L.; (NL).
LINDWER, Menno, M.; (NL)
Mandataire : DE JONG, Durk, J.; Internationaal Octrooibureau B.V. Prof. Holstlaan 6 NL-5656 AA Eindhoven (NL)
Données relatives à la priorité :
00203024.5 31.08.2000 EP
Titre (EN) SYSTEM FOR EXECUTING VIRTUAL MACHINE INSTRUCTIONS
(FR) SYSTEME DESTINE A EXECUTER DES INSTRUCTIONS MACHINE VIRTUELLES
Abrégé : front page image
(EN)A data processing system has a processor core, memory and a virtual machine interpreter. The virtual machine interpreter receives virtual machine instructions selected dependent on program flow during execution of a virtual machine program. The virtual machine interpreter generates native machine instructions that implement the virtual machine instructions for execution by the processor core. The virtual machine interpreter identifies an initial virtual machine instruction from a body of virtual machine instructions, where the body is expected to be executed repeatedly. The virtual machine interpreter records a correspondence between the initial virtual machine instructionin the body and a memory location in the memory and writes native instructions for the body into the memory from said memory location. The processor core executes the native instructions for the body and repeats execution of the native instructions for the body by executing the written native machine instructions for the body from memory starting from said memory location.
(FR)L'invention concerne un système de traitement de données comportant un noyau processeur, une mémoire, et un interprète machine virtuel. L'interprète machine virtuel reçoit des instructions machine virtuelles sélectionnées en fonction d'un flux de programme lors de l'exécution d'un programme machine virtuel. L'interprète machine virtuel produit des instructions machine d'origine mettant en oeuvre les instructions machine virtuelles pour l'exécution par le noyau processeur. L'interprète machine virtuel identifie une instruction machine virtuelle initiale dans un corps d'instructions machine virtuelles, le corps devant être exécuté de manière répétée, L'interprète machine virtuel enregistre une correspondance entre l'instruction machine virtuelle initiale dans le corps et une position de mémoire dans la mémoire, et écrit des instructions d'origine pour le corps dans la mémoire à partir de ladite position de mémoire. Le noyau processeur exécute les instructions d'origine pour le corps et répète l'exécution des instructions d'origine pour le corps par exécution des instructions machine d'origine écrites, pour le corps, à partir de ladite position de mémoire dans la mémoire.
États désignés : JP.
Office européen des brevets (OEB) (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE, TR).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)