WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2002014790) RECUPERATION DE SYNCHRONISATION DE SIGNAL CMI
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication : WO/2002/014790 N° de la demande internationale : PCT/US2001/023718
Date de publication : 21.02.2002 Date de dépôt international : 26.07.2001
Demande présentée en vertu du Chapitre 2 : 27.02.2002
CIB :
H03L 7/089 (2006.01) ,H03L 7/183 (2006.01) ,H04L 7/033 (2006.01) ,H04L 25/49 (2006.01)
Déposants : INTEL CORPORATION[US/US]; 2200 Mission College Boulevard Santa Clara, CA 95052, US
Inventeurs : ALTMANN, Michael; DE
KOCAMAN, Namik; US
Mandataire : MALLIE, Michael, J.; Blakely, Sokoloff, Taylor & Zafman 7th Floor 12400 Wilshire Boulevard Los Angeles, CA 90025, US
Données relatives à la priorité :
09/637,32310.08.2000US
Titre (EN) CMI SIGNAL TIMING RECOVERY
(FR) RECUPERATION DE SYNCHRONISATION DE SIGNAL CMI
Abrégé : front page image
(EN) An apparatus and method for recovering a clock signal from a Coded Marked Inversion (CMI) encoded signal. A delay and divide circuit receives an incoming CMI encoded signal and produces a signal that has transitions corresponding to the bit boundaries of the CMI signal. This signal is then passed through a clock recovery loop (i.e., a phase-locked loop) to synchronize a clock signal with a CMI signal. The clock recovery loop further includes a delay circuit that adjusts the timing of the feedback signal such that it matches the delay of the CMI signal that occurs as the CMI signal passes through the delay and divide circuit. Accordingly, the circuit adjusts the timing of the recovered clock signal until it matches the clocking of the incoming CMI signal.
(FR) L'invention concerne un appareil et un procédé permettant de récupérer un signal d'horloge à partir d'un signal codé à inversions codées (CMI). Un retard et un circuit de division reçoivent un signal codé CMI entrant et produisent un signal comprenant des transitions correspondantes aux limites binaires du signal CMI. Ce signal est ensuite passé à travers un circuit de récupération d'horloge (par exemple, une boucle à verrouillage de phase), de manière à synchroniser un signal d'horloge avec un signal CMI. Le circuit de récupération d'horloge comprend également un circuit de retard réglant la synchronisation du signal de rétroaction, de manière que celui-ci corresponde au retard du signal CMI apparaissant pendant que le signal CMI passe à travers le retard et le circuit de division. Le circuit règle ainsi la synchronisation du signal d'horloge récupéré jusqu'à ce que celui-ci corresponde à la synchronisation du signal CMI entrant.
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EE, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NO, NZ, PL, PT, RO, RU, SD, SE, SG, SI, SK, SL, TJ, TM, TR, TT, TZ, UA, UG, UZ, VN, YU, ZA, ZW
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (GH, GM, KE, LS, MW, MZ, SD, SL, SZ, TZ, UG, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG)
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)