WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2002011293) DECODAGE DE DONNEES
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2002/011293    N° de la demande internationale :    PCT/EP2001/008473
Date de publication : 07.02.2002 Date de dépôt international : 20.07.2001
CIB :
G06G 7/14 (2006.01), H03M 13/41 (2006.01)
Déposants : KONINKLIJKE PHILIPS ELECTRONICS N.V. [NL/NL]; Groenewoudseweg 1 NL-5621 BA Eindhoven (NL)
Inventeurs : REDMAN-WHITE, William; (NL).
BRAMWELL, Simon, D.; (NL)
Mandataire : SHARROCK, Daniel, J.; Internationaal Octrooibureau B.V. Prof. Holstlaan 6 NL-5656 AA Eindhoven (NL)
Données relatives à la priorité :
0018843.3 02.08.2000 GB
Titre (EN) DATA DECODING
(FR) DECODAGE DE DONNEES
Abrégé : front page image
(EN)An arrangement for selecting the largest of a plurality of input currents (pma (k-1), pmb (k-1)) and adding a further current (Ibmk) to the selected current, the arrangement comprising: a plurality of inputs (901, 902) for receiving said input currents; a further input (905) for receiving said further current; an output (906, 907) for delivering an output current proportional to the sum of the largest of the input currents and the further current; means for feeding each of the received input currents to the main current conducting path of a respective transistor, (T900, T902) each of the transistors having its control electrode connected to a common point; a respective follower transistor (T901, T903) connected between the input and the common point; and a mirror transistor (T904) having its control electrode connected to the common point for producing a current whose value is related to that of the largest input current. A plurality of such arrangements are used for producing path metric currents for a Viterbi decoder.
(FR)L'invention concerne un arrangement destiné à la sélection du courant d'entrée de plus forte intensité (pma (k-1), pmb (k-1)) parmi une pluralité de courants d'entrée, et à l'addition d'un courant supplémentaire (lbmk) au courant sélectionné. Cet arrangement comprend une pluralité d'entrées (901, 902) destinées à recevoir lesdits courants d'entrée, une entrée supplémentaire (905) destinée à recevoir ledit courant supplémentaire, une sortie (906, 907) destinée à fournir un courant de sortie proportionnel à la somme du courant d'entrée de plus forte intensité et du courant supplémentaire, un dispositif destiné à acheminer chacun des courants d'entrée reçus vers le passage de courant principal de transistors respectifs (T900, T902), chacun des transistors comprenant une électrode de commande connectée à un point commun, un transistor suiveur respectif (T901, T903) connecté entre l'entrée et le point commun, et un transistor miroir (T904) dont l'électrode de commande est connectée au point commun pour produire un courant dont l'intensité correspond au courant d'entrée de plus forte intensité. Une pluralité de ces arrangements sont utilisés pour produire des courants de métrique de chemin pour un décodeur Viterbi.
États désignés : JP, KR.
Office européen des brevets (OEB) (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE, TR).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)