WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2002001721) PROCEDE ET DISPOSITIF DE SYNTHESE DE FREQUENCE AU MOYEN D'UNE BOUCLE A PHASE ASSERVIE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2002/001721    N° de la demande internationale :    PCT/FR2001/002064
Date de publication : 03.01.2002 Date de dépôt international : 28.06.2001
CIB :
H03L 7/089 (2006.01), H03L 7/197 (2006.01)
Déposants : ALCATEL [FR/FR]; 54, rue la Boétie F-75008 Paris (FR) (Tous Sauf US).
BRUNET, Arnaud [FR/FR]; (FR) (US Seulement).
RIEUBON, Sébastien [FR/FR]; (FR) (US Seulement)
Inventeurs : BRUNET, Arnaud; (FR).
RIEUBON, Sébastien; (FR)
Mandataire : KHAIRALLAH, Murielle; Compagnie Financière Alcatel DPI 30, avenue Kléber F-75116 Paris (FR)
Données relatives à la priorité :
00/08491 30.06.2000 FR
Titre (EN) METHOD AND DEVICE FOR FREQUENCY SYNTHESIS USING A PHASE LOCKED LOOP
(FR) PROCEDE ET DISPOSITIF DE SYNTHESE DE FREQUENCE AU MOYEN D'UNE BOUCLE A PHASE ASSERVIE
Abrégé : front page image
(EN)The invention concerns a frequency synthesis method using a phase locked loop, including a phase comparator (3), comprising in particular a step which consists in switching from a fractional frequency division operating mode to a total frequency division operating mode after said loop operational stabilisation time or delay has elapsed. Said method is characterised in that it consists in operating said operating mode switching by masking or eliminating periodically part of the pulses of the reference (Sref) and comparison (Scomp) signals before applying them to the phase comparator (3) input .
(FR)Procédé de synthèse de fréquence au moyen d'une boucle à phase asservie, comportant un comparateur de phase (3), comprenant notamment une étape de commutation d'un mode de fonctionnement à diversion fréquentielle fractionnaire en un mode de fonctionnement à division fréquentielle entière après écoulement du temps ou délai de stabilisation en fonctionnement de ladite boucle, procédé caractérisé en ce qu'il consiste à opérer ladite commutation de modes de fonctionnement en masquant ou en supprimant périodiquement une partie des impulsions des signaux de référence (Sref) et de comparaison (Scomp) avant leur application aux entrés du comparateur de phase (3).
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NO, NZ, PL, PT, RO, RU, SD, SE, SG, SI, SK, SL, TJ, TM, TR, TT, TZ, UA, UG, US, UZ, VN, YU, ZA, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (GH, GM, KE, LS, MW, MZ, SD, SL, SZ, TZ, UG, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE, TR)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : français (FR)
Langue de dépôt : français (FR)