WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2001016774) CIRCUIT DE COMMUNICATION NUMERIQUE GRANDE VITESSE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2001/016774    N° de la demande internationale :    PCT/US2000/023477
Date de publication : 08.03.2001 Date de dépôt international : 25.08.2000
CIB :
G06F 13/42 (2006.01)
Déposants : SILICON GRAPHICS, INC. [US/US]; 1600 Amphitheatre Parkway, MS-710, Mountain View, CA 94043 (US)
Inventeurs : WILDES, Paul, T.; (US).
BIRRITTELLA, Mark, S.; (US)
Mandataire : VIKSNINS, Ann, S.; Schwegman, Lundberg, Woessner & Kluth, P.O. Box 2938, Minneapolis, MN 55402 (US)
Données relatives à la priorité :
09/384,906 27.08.1999 US
Titre (EN) A CIRCUIT DESIGN FOR HIGH-SPEED DIGITAL COMMUNICATION
(FR) CIRCUIT DE COMMUNICATION NUMERIQUE GRANDE VITESSE
Abrégé : front page image
(EN)The present invention provides a system for efficient, high speed, high bandwidth, digital communication where transmit distances are greater than a single clock period. The digital system operates based on a system clock. Within the digital system a transmit module transmits data along with a capture clock signal to a receive module where the transmission time between the modules is greater than one period of the system clock. The capture clock operates in a known relationship to the system clock at a frequency at least twice as slow as the system clock. The digital system also has a synchronizing clock that operates at the same frequency as the forwarded clock. When the data arrives at the receive module it is captured by a pair of memory devices operating on different phases of the capture clock. The memory devices feed the data to a multiplexor that selects, as a function of the synchronizing clock, between the outputs of the two memory devices. At this point the data has been synchronized with the system clock and can be captured using the system clock for processing in the receive module.
(FR)La présente invention concerne un système de communication numérique performant grande vitesse et à large bande, dans lequel les distances de transmission sont supérieures à une seule période d'horloge. Ce système numérique est basé sur un système d'horloge. Dans le système numérique, un module de transmission transmet à un module de réception des données avec un signal d'horloge de capture, le temps de transmission entre les modules étant supérieur à une période d'horloge du système. La fréquence de l'horloge de capture par rapport à l'horloge du système est au moins deux fois aussi lente. Le système numérique comprend également une horloge de synchronisation fonctionnant à la même fréquence que l'horloge transmise. Lorsque les données arrivent au module de réception, elles sont capturées par une paire de dispositifs de mémoire en fonctionnement sur différentes phases de l'horloge de capture. Les dispositifs de mémoire envoient les données à un multiplexeur qui effectue une sélection, en fonction de l'horloge de synchronisation, entre les sorties des deux dispositifs de mémoire. Les données sont synchronisées avec l'horloge du système et peuvent être capturées à l'aide de l'horloge du système pour être traitées dans le module de réception.
États désignés : JP.
Office européen des brevets (OEB) (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)