WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2001015333) CIRCUIT DE CONVERSION DEUX FILS/QUATRE FILS POUR DISPOSITIF DE COMMUNICATION
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2001/015333    N° de la demande internationale :    PCT/JP2000/005484
Date de publication : 01.03.2001 Date de dépôt international : 16.08.2000
Demande présentée en vertu du Chapitre 2 :    14.03.2001    
CIB :
H04B 3/23 (2006.01), H04M 1/58 (2006.01), H04M 1/738 (2006.01)
Déposants : MICRO M'S INC. [JP/JP]; 3-27-402, Minamihorie 4-chome Nishi-ku Osaka-shi Osaka 550-0015 (JP) (Tous Sauf US).
HIKUMA, Hideo [JP/JP]; (JP) (US Seulement)
Inventeurs : HIKUMA, Hideo; (JP)
Mandataire : SEYA, Toru; Kyosei International Patent Office Toyama Building 8-14, Akasaka 3-chome Minato-ku Tokyo 107-0052 (JP)
Données relatives à la priorité :
11/234059 20.08.1999 JP
Titre (EN) TWO-WIRE FOUR-WIRE CONVERTING CIRCUIT FOR COMMUNICATION DEVICE
(FR) CIRCUIT DE CONVERSION DEUX FILS/QUATRE FILS POUR DISPOSITIF DE COMMUNICATION
Abrégé : front page image
(EN)A two-wire four-wire converting circuit for converting a two-wire system of the two-way communication input/output terminal to a four-wire system of the output terminal and the input terminal so as to further improve the canceled amount of feedback. The canceled amount is further improved by combining a canceling circuit for canceling the feedback with the same amplitude and opposite phase with a compressor and a decompressor.
(FR)L'invention concerne un circuit de conversion deux fils/quatre fils pour convertir un système à deux fils d'une borne d'entrée/sortie de communication bilatérale en un système à quatre fils de la borne de sortie et de la borne d'entrée, de sorte que la suppression de la rétroaction soit augmentée. L'ampleur de cette suppression est encore améliorée par la combinaison d'un circuit de suppression de rétroaction conçu pour supprimer la rétroaction avec la même amplitude et la phase opposée, à l'aide d'un compresseur et d'un décompresseur.
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BY, BZ, CA, CH, CN, CR, CU, CZ, DE, DK, DM, DZ, EE, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NO, NZ, PL, PT, RO, RU, SD, SE, SG, SI, SK, SL, TJ, TM, TR, TT, TZ, UA, UG, US, UZ, VN, YU, ZA, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (GH, GM, KE, LS, MW, MZ, SD, SL, SZ, TZ, UG, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : japonais (JA)
Langue de dépôt : japonais (JA)