WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2001013501) CIRCUIT D'ATTAQUE EXTREMEMENT EFFICACE POUR COMMUTATEUR A SEMI-CONDUCTEUR
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2001/013501    N° de la demande internationale :    PCT/US2000/021659
Date de publication : 22.02.2001 Date de dépôt international : 09.08.2000
Demande présentée en vertu du Chapitre 2 :    09.03.2001    
CIB :
H02M 1/08 (2006.01)
Déposants : YORK INTERNATIONAL CORPORATION [US/US]; 631 South Richland Avenue, York, PA 17403-3478 (US)
Inventeurs : GUIDO, Louis, A., Jr.; (US).
SCHNETZKA, Harold, R.; (US)
Mandataire : GARRETT, Arthur, S.; Finnegan, Henderson, Farabow, Garrett & Dunner, L.L.P., 1300 I Street N.W., Washington, DC 20005-3315 (US)
Données relatives à la priorité :
09/373,502 13.08.1999 US
Titre (EN) HIGHLY EFFICIENT DRIVER CIRCUIT FOR A SOLID STATE SWITCH
(FR) CIRCUIT D'ATTAQUE EXTREMEMENT EFFICACE POUR COMMUTATEUR A SEMI-CONDUCTEUR
Abrégé : front page image
(EN)Systems consistent with this invention comprise a trigger circuit for triggering a silicon device having a control terminal, where the silicon device is subject to variations in the intrinsic control requirements. The trigger circuit comprises a source of direct current (DC) supply voltage, and a DC-to-DC current mode Buck converter for converting the supply voltage into an output DC current not subject to undesired variations due to variations in the supply voltage, the Buck converter supplying to the control terminal a minimum current to turn on the silicon device despite the variations in the intrinsic control requirements. The silicon device may comprise a silicon controlled rectifier (SCR) with a gate terminal, an anode terminal, and a cathode terminal, and wherein the control terminal is the gate terminal, and wherein the variations in the intrinsic control requirements are variations in the intrinsic gate-to-cathode control current and voltage requirements.
(FR)L'invention concerne des systèmes comprenant un circuit d'amorçage servant à amorcer un composant en silicium qui possède une borne de commande et est sujet à des variations des besoins de commande intrinsèques. Ce circuit d'amorçage comporte une source de tension d'alimentation en courant continu (DC) et un convertisseur continu-continu abaisseur de tension servant à convertir la tension d'alimentation en courant continu de sortie non soumis à des variations indésirables dues à des fluctuations de la tension d'alimentation, ce convertisseur abaisseur de tension alimentant la borne de commande en un courant minimum afin de mettre en service le composant en silicium indépendamment des variations des besoins de commande intrinsèques. Ce composant en silicium peut comprendre un redresseur commandé au silicium (SCR) possédant une borne de grille, une borne d'anode et une borne de cathode, la borne de commande étant constituée par la borne de grille et les variations des besoins de commande intrinsèques étant constituées par des variations des besoins intrinsèques de tension et de courant de commande de grille à cathode.
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BY, BZ, CA, CH, CN, CR, CU, CZ, DE, DK, DM, DZ, EE, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NO, NZ, PL, PT, RO, RU, SD, SE, SG, SI, SK, SL, TJ, TM, TR, TT, TZ, UA, UG, UZ, VN, YU, ZA, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (GH, GM, KE, LS, MW, MZ, SD, SL, SZ, TZ, UG, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)