WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2001010012) CALIBRAGE DE DECALAGE EN CONTINU POUR AMPLIFICATEUR DE COMMUTATION NUMERIQUE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2001/010012    N° de la demande internationale :    PCT/US2000/020197
Date de publication : 08.02.2001 Date de dépôt international : 25.07.2000
Demande présentée en vertu du Chapitre 2 :    22.02.2001    
CIB :
G06J 1/00 (2006.01), H03F 1/30 (2006.01), H03F 3/217 (2006.01), H03H 11/12 (2006.01)
Déposants : TRIPATH TECHNOLOGY, INC. [US/US]; 3900 Freedom Circle, Suite 200, Santa Clara, CA 95054 (US)
Inventeurs : MIAO, Guoqing; (US).
DELANO, Cary; (US)
Mandataire : VILLENEUVE, Joseph, M.; Beyer Weaver & Thomas, LLP, P.O. Box 130, Mountain View, CA 94042-0130 (US)
Données relatives à la priorité :
60/146,416 29.07.1999 US
09/624,503 24.07.2000 US
Titre (EN) DC OFFSET CALIBRATION FOR A DIGITAL SWITCHING AMPLIFIER
(FR) CALIBRAGE DE DECALAGE EN CONTINU POUR AMPLIFICATEUR DE COMMUTATION NUMERIQUE
Abrégé : front page image
(EN)An offset voltage calibration circuit for use with a digital switching amplifier (400). The calibration circuit includes an analog-to-digital converter (406) for converting at least one DC offset voltage associated with the digital switching amplifier (400) to digital offset data. A memory (408) stores the digital offset data. Control circuitry (402) controls the analog-to-digital converter (406). A digital-to-analog converter (404) coupled to the memory (408) receives the digital offset data and generates an offset compensation voltage for applying to an input port of the digital switching amplifier which thereby cancels at least a portion of the at least one DC offset voltage.
(FR)L'invention concerne un circuit de calibrage de tension de décalage à utiliser avec un amplificateur (400) de commutation numérique. Ledit circuit de calibrage comprend un convertisseur analogique-numérique (406) permettant de convertir au moins une tension de décalage en continu associée à l'amplificateur (400) de commutation numérique en données de décalage numérique. Une mémoire (408) stocke les données de décalage numérique. Des circuits de commande (402) commandent le convertisseur analogique-numérique (406). Un convertisseur numérique-analogique (404) relié à la mémoire (408) reçoit les données de décalage numérique et génère une tension de compensation de décalage à appliquer à une borne d'entrée de l'amplificateur de commutation numérique qui annule ainsi au moins une partie d'une tension de décalage en continu au minimum.
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BY, BZ, CA, CH, CN, CR, CU, CZ, DE, DK, DM, DZ, EE, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NO, NZ, PL, PT, RO, RU, SD, SE, SG, SI, SK, SL, TJ, TM, TR, TT, TZ, UA, UG, UZ, VN, YU, ZA, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (GH, GM, KE, LS, MW, MZ, SD, SL, SZ, TZ, UG, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)