WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2001006655) CIRCUIT A TROIS ETATS POUR CONDITIONS DE MISE SOUS TENSION
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2001/006655    N° de la demande internationale :    PCT/US2000/019258
Date de publication : 25.01.2001 Date de dépôt international : 14.07.2000
Demande présentée en vertu du Chapitre 2 :    14.02.2001    
CIB :
H03K 17/22 (2006.01), H03K 19/082 (2006.01), H03K 19/094 (2006.01)
Déposants : THOMSON LICENSING S.A. [FR/FR]; 46, quai Alphonse Le Gallo, F - 92648 Boulogne Cedex (FR) (Tous Sauf US).
VAYL, Yefim [US/US]; (US) (US Seulement)
Inventeurs : VAYL, Yefim; (US)
Mandataire : TRIPOLI, Joseph, S.; Thomson Multimedia Licensing Inc., 2 Independence Way, P.O. Box 5312, Princeton, NJ 08540 (US)
Données relatives à la priorité :
60/144,422 16.07.1999 US
Titre (EN) TRISTATE CIRCUIT FOR POWER UP CONDITIONS
(FR) CIRCUIT A TROIS ETATS POUR CONDITIONS DE MISE SOUS TENSION
Abrégé : front page image
(EN)In an electronic circuit and/or component, such as a television, that requires a tri-state condition when the electronic circuit/component is powered up, a tri-state circuit may be employed. The present tri-state circuit includes a control circuit operably coupled to an enable input of a tristate buffer. During power-up of the electronic circuit, the control circuitry is operable to prevent data from passing from an input of the tri-state buffer to an output of the tri-state buffer until a predetermined time period wherein the control circuitry is operable to allow data to pass from the input to the output of the tri-state buffer.
(FR)L'invention concerne un circuit à trois états que l'on peut utiliser dans un circuit électronique et/ou un composant, par exemple une télévision, nécessitant une condition à trois états lorsque ledit circuit/composant électronique est mis sous tension. Ledit circuit à trois états comprend notamment un circuit de commande couplé fonctionnel à une entrée de validation d'un tampon à trois états. Pendant la mise sous tension du circuit électronique, les circuits de commande sont mis en fonction pour empêcher des données de passer d'une entrée du tampon à trois états à une sortie dudit tampon jusqu'à une période prédéterminée au cours de laquelle les circuits de commande sont mis en fonction pour permettre aux données de passer de l'entrée à la sortie dudit tampon.
États désignés : AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BY, BZ, CA, CH, CN, CR, CU, CZ, DE, DK, DM, DZ, EE, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NO, NZ, PL, PT, RO, RU, SD, SE, SG, SI, SK, SL, TJ, TM, TR, TT, TZ, UA, UG, US, UZ, VN, YU, ZA, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (GH, GM, KE, LS, MW, MZ, SD, SL, SZ, TZ, UG, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)