WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2001001339) CARTE A CIRCUIT INTEGRE COMPOSITE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2001/001339    N° de la demande internationale :    PCT/JP1999/003474
Date de publication : 04.01.2001 Date de dépôt international : 29.06.1999
Demande présentée en vertu du Chapitre 2 :    29.06.1999    
CIB :
G06K 19/07 (2006.01), G06K 19/077 (2006.01)
Déposants : HITACHI, LTD. [JP/JP]; 6, Kanda Surugadai 4-chome, Chiyoda-ku, Tokyo 101-8010 (JP) (AL, AM, AT, AU, AZ, BA, BB, BE, BF, BG, BJ, BR, BY, CA, CF, CG, CH, CI, CM, CN, CU, CY, CZ, DE, DK, EE, ES, FI, FR, GA, GB, GD, GE, GH, GM, GN, GR, GW, HR, HU, ID, IE, IL, IN, IS, IT, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MC, MD, MG, MK, ML, MN, MR, MW, MX, NE, NL, NO, NZ, PL, PT, RO, RU, SD, SE, SG, SI, SK, SL, SN, SZ, TD, TG, TJ, TM, TR, TT, UA, UG, UZ, VN, YU, ZW only).
YOSHIGI, Hiroshi [JP/JP]; (JP) (US Seulement).
OOKAWA, Takehiro [JP/JP]; (JP) (US Seulement).
OONISHI, Tadashi [JP/JP]; (JP) (US Seulement).
WATANABE, Kazuki [JP/JP]; (JP) (US Seulement)
Inventeurs : YOSHIGI, Hiroshi; (JP).
OOKAWA, Takehiro; (JP).
OONISHI, Tadashi; (JP).
WATANABE, Kazuki; (JP)
Mandataire : TAKAHASHI, Akio; Nitto International Patent Office, Yusenkayabacho Building, 9-8, Nihonbashi-kayabacho 2-chome, Chuo-ku, Tokyo 103-0025 (JP)
Données relatives à la priorité :
Titre (EN) COMPOSITE IC CARD
(FR) CARTE A CIRCUIT INTEGRE COMPOSITE
Abrégé : front page image
(EN)An IC card which is low in power consumption and cost, wherein an IC chip is provided with a power source voltage conversion circuit for lowering a power source voltage via a contact so that operating conditions via a contact in terms of an internal circuit power source voltage and a signal level fall within operating conditions via an antenna and with a level conversion circuit for lowering a level of a signal from the contact to the internal circuit and elevating a level of a signal from the internal circuit to the contact.
(FR)La présente invention concerne une carte à circuit intégré à faible consommation d'énergie et à faible coût, dans laquelle se trouve un microcircuit intégré à circuit de conversion de tension d'alimentation qui réduit la tension d'alimentation à l'aide d'un contact, de sorte que les conditions de fonctionnement via un contact en terme de tension d'alimentation de circuit interne et d'amplitude de signal restent dans les limites de fonctionnement via une antenne, et avec un circuit de conversion d'amplitude pour réduire l'amplitude d'un signal du contact au circuit interne et augmenter l'amplitude d'un signal du circuit interne au contact.
États désignés : AL, AM, AT, AU, AZ, BA, BB, BG, BR, BY, CA, CH, CN, CU, CZ, DE, DK, EE, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MD, MG, MK, MN, MW, MX, NO, NZ, PL, PT, RO, RU, SD, SE, SG, SI, SK, SL, TJ, TM, TR, TT, UA, UG, US, UZ, VN, YU, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (GH, GM, KE, LS, MW, SD, SL, SZ, UG, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : japonais (JA)
Langue de dépôt : japonais (JA)