WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2000057479) DISPOSITIF SEMI-CONDUCTEUR AVEC DES JONCTIONS A POCHES DIELECTRIQUES ET SON PROCEDE DE FABRICATION
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2000/057479    N° de la demande internationale :    PCT/FR2000/000642
Date de publication : 28.09.2000 Date de dépôt international : 16.03.2000
Demande présentée en vertu du Chapitre 2 :    09.10.2000    
CIB :
H01L 21/336 (2006.01), H01L 29/06 (2006.01)
Déposants : FRANCE TELECOM [FR/FR]; 6, place d'Alleray, F-75015 Paris (FR) (Tous Sauf US).
SKOTNICKI, Thomas [FR/FR]; (FR) (US Seulement).
PAOLI, Maryse [FR/FR]; (FR) (US Seulement).
JURCZAK, Malgorzata [FR/FR]; (FR) (US Seulement).
GWOZIECKI, Romain [FR/FR]; (FR) (US Seulement)
Inventeurs : SKOTNICKI, Thomas; (FR).
PAOLI, Maryse; (FR).
JURCZAK, Malgorzata; (FR).
GWOZIECKI, Romain; (FR)
Mandataire : BUREAU D.A. CASALONGA-JOSSE; 8, avenue Percier, F-75008 Paris (FR).
CASALONGA, Axel; Bureau D.A. Casalonga-Josse, Morassistrasse 8, 80469 München (DE)
Données relatives à la priorité :
99/03471 19.03.1999 FR
Titre (EN) SEMICONDUCTOR DEVICE WITH JUNCTIONS HAVING DIELECTRIC POCKETS AND METHOD FOR MAKING SAME
(FR) DISPOSITIF SEMI-CONDUCTEUR AVEC DES JONCTIONS A POCHES DIELECTRIQUES ET SON PROCEDE DE FABRICATION
Abrégé : front page image
(EN)The invention concerns a semiconductor device characterised by the presence of dielectric pockets (11, 12) buried in the silicon body and located in the channel region (3) in the proximity of the source (2) and drain (4) regions, self-aligned or external relative to the gate spacers (7, 8). The invention is applicable to MOS transistors.
(FR)Le dispositif semi-conducteur se caractérise par la présence de poches diélectriques (11, 12) enterrées dans le corps du silicium et situées dans la région de canal (3) près des régions de source (2) et de drain (4), en auto-alignement ou à l'extérieur par rapport aux espaceurs de grille (7, 8). Application aux transistors MOS.
États désignés : JP, KR, US.
Office européen des brevets (OEB) (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE).
Langue de publication : français (FR)
Langue de dépôt : français (FR)