WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2000057278) UNITÉ DE TRAITEMENT DE DONNÉES
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2000/057278    N° de la demande internationale :    PCT/JP2000/001333
Date de publication : 28.09.2000 Date de dépôt international : 06.03.2000
Demande présentée en vertu du Chapitre 2 :    24.04.2000    
CIB :
G06F 12/14 (2006.01), G06F 21/00 (2006.01), G11B 20/00 (2006.01)
Déposants : HITACHI, LTD. [US/US]; 6, Kanda Surugadai 4-chome, Chiyoda-ku, Tokyo 101-8010 (US) (Tous Sauf US).
KITAHARA, Jun [JP/JP]; (JP) (US Seulement).
ASAHI, Takeshi [JP/JP]; (JP) (US Seulement).
OWADA, Toru [JP/JP]; (JP) (US Seulement)
Inventeurs : KITAHARA, Jun; (JP).
ASAHI, Takeshi; (JP).
OWADA, Toru; (JP)
Mandataire : SAKUTA, Yasuo; Hitachi, Ltd., 5-1, Marunouchi 1-chome, Chiyoda-ku, Tokyo 100-8220 (JP)
Données relatives à la priorité :
PCT/JP99/01402 19.03.1999 JP
Titre (EN) INFORMATION PROCESSING DEVICE
(FR) UNITÉ DE TRAITEMENT DE DONNÉES
Abrégé : front page image
(EN)A device structure for reliably encrypting and decrypting information is provided, which is used for security with information processing device, a communication device and a file management device. Such devices comprise a plurality of semiconductor parts. Therefore, confidential data may remain in devices, for example, in a system bus and semiconductor memory for main storage. To solve this problem, a device CPU is equipped with a microprocessor, an encryption algorithm ROM, an encryption hardware, RAM, a key storage area, and an external bus control, which are all integrated into a single semiconductor chip. Encryption and decryption take place only within the CPU, and the internal operations of the CPU cannot be inferred from signals outside the CPU.
(FR)Cette invention a trait à un système permettant de chiffrer et de déchiffrer, de manière fiable, des données. Il est utilisé à des fins de sécurité avec une unité de traitement de données, une unité de communication et une unité de gestion de fichiers. Ces unités comporte plusieurs parties à semi-conducteurs. De ce fait, il est possible que des données confidentielles demeurent dans les unités, par exemple, dans un bus système et une mémoire à semi-conducteurs, pour un stockage principal. Dans le but d'apporter une solution à ce problème, une unité centrale de traitement est équipée d'un microprocesseur, d'algorithme de chiffrement, d'une mémoire morte, d'une machine à chiffrer, d'une mémoire vive, d'une zone de stockage de clefs et d'une unité de commande de bus externe, tous ces éléments étant intégrés à une seule microplaquette à semi-conducteurs. Les opérations de chiffrement et de déchiffrement sont effectuées uniquement dans l'unité centrale de traitement et les opérations internes de cette unité centrale de traitement ne peuvent pas être inférées à partir de signaux extérieurs à ladite unité centrale.
États désignés : CN, JP, KR, SG, US.
Office européen des brevets (OEB) (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE).
Langue de publication : japonais (JA)
Langue de dépôt : japonais (JA)