WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2000054189) PROCEDE D'EDITION DE SCHEMA HIERARCHIQUE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2000/054189    N° de la demande internationale :    PCT/FR2000/000564
Date de publication : 14.09.2000 Date de dépôt international : 07.03.2000
CIB :
G06F 17/50 (2006.01)
Déposants : THOMSON MARCONI SONAR S.A.S. [FR/FR]; 525, route des Dolines, F-06900 Sophia Antipolis (FR) (Tous Sauf US).
DEMEURE, Alain [FR/FR]; (FR) (US Seulement)
Inventeurs : DEMEURE, Alain; (FR)
Mandataire : DESPERRIER, Jean-Louis; Thomson-CSF Propriété Intellectuelle, Dépt. Brevets, 13, avenue du Président Salvador Allende, F-94117 Arcueil Cedex (FR)
Données relatives à la priorité :
99/02906 09.03.1999 FR
Titre (EN) HIERARCHICAL BLOCK DIAGRAM EDITOR METHOD
(FR) PROCEDE D'EDITION DE SCHEMA HIERARCHIQUE
Abrégé : front page image
(EN)The invention concerns a signal processing application graphical entry in hierarchic form. Said method called Hierarchical ARRAY-OL consists in inputting the description of the execution of an application on a machine in hierarchical form enabling, on the basis of conventions for the compiler producing the execution code, to simply give instructions for placement, that is how to clip the application. Thus, the arrays actually processed during execution are compatible in size with the central data-storage capacity (or even of the cache memory) of the machine used; moreover in the case of a parallel machine, all the processors are occupied.
(FR)L'invention concerne un procédé de saisie graphique d'application de traitement de signal dans une forme hiérarchisée. Ce procédé appelé 'ARRAY-OL Hiérarchique', propose la saisie de la description de l'exécution d'une application sur une machine dans une forme hiérarchique permettant, moyennant des conventions pour le compilateur produisant le code d'exécution, de donner simplement des directives de placement, c'est-à-dire comment découper l'application. De cette manière, les tableaux effectivement traités à l'exécution sont de taille compatible avec la capacité de la mémoire centrale (ou encore de la mémoire cache) de la machine utilisée; de plus dans le cas d'une machine parallèle, tous les processeurs sont occupés.
États désignés : US.
Office européen des brevets (OEB) (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE).
Langue de publication : français (FR)
Langue de dépôt : français (FR)