WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2000016487) CIRCUIT UTILISANT EN TEMPS PARTAGE DES BROCHES D'E/S CONFIGURABLES
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2000/016487    N° de la demande internationale :    PCT/US1999/020727
Date de publication : 23.03.2000 Date de dépôt international : 10.09.1999
CIB :
H03M 11/24 (2006.01)
Déposants : SQUARE D COMPANY [US/US]; 1415 South Roselle Road Palatine, IL 60067 (US)
Inventeurs : MASON, Robert, Charles; (US)
Mandataire : GOLDEN, Larry, I.; General Patent Counsel Square D Company 1415 South Roselle Road Palatine, IL 60067 (US)
Données relatives à la priorité :
09/152,879 14.09.1998 US
Titre (EN) CIRCUIT FOR TIME-SHARING OF CONFIGURABLE I/O PINS
(FR) CIRCUIT UTILISANT EN TEMPS PARTAGE DES BROCHES D'E/S CONFIGURABLES
Abrégé : front page image
(EN)A circuit for efficiently time-sharing the output and input configuration of a microprocessor I/O pin. The circuit includes a microprocessor having at least one I/O pin which can be selectively reconfigured for either output or input functions, a pull-up resistor, a dropping resistor and an output device. The pull-up resistor, dropping resistor and output device each have a common electrical connection at a terminal connected to the selected I/O pin. The pull-up resistor also has a terminal connected to the regulated power supply (Vcc) of the circuit. An input device or configuration switch, which is selectable between a first state and a second state, has one terminal connected to the dropping resistor and a second terminal connected to a point of the circuit at ground potential. The selected I/O pin is normally configured as an output pin for controlling the output device. At one or more intervals, as determined by a software program, the selected I/O pin will be reconfigured for input and will read the status of the input device. The input device will provide a logical condition '1' or a logical condition '0' input status to the selected I/O pin depending on its selectable state of open or closed. The logical '1' or '0' is represented by a voltage level. The interval at which the selected I/O pin will be reconfigured for input is determined by both the type of output device being controlled and the type of input represented by the input device. The pull-up and dropping resistors have a resistance value ratio of 10:1 or greater. The actual resistance values are selected such that the output signal from the selected I/O pin can override the representative voltage levels of the logical conditions '1' or '0' of the input device when the selected I/O pin is configured for output.
(FR)L'invention porte sur un circuit utilisant en temps partagé la configuration d'entrée-sortie d'une broche d'E/S de microprocesseur. Le circuit inclut un microprocesseur qui comporte au moins une broche d'E/S pouvant être reconfiguré sélectivement pour des fonctions de sortie ou d'entrée, une résistance de polarisation à l'alimentation, une résistance chutrice et un dispositif de sortie. La résistance de polarisation à l'alimentation, la résistance chutrice et le dispositif de sortie partagent la même connexion électrique au niveau d'une borne raccordée à la broche d'E/S choisie. La résistance de polarisation à l'alimentation comporte également une borne raccordée au bloc d'alimentation stabilisé (Vcc) du circuit. Un dispositif d'entrée ou commutateur de configuration, qu'on peut basculer entre un premier état et un deuxième état, présente une borne raccordée à la résistance chutrice et une deuxième borne raccordée à un point du circuit au potentiel à la terre. La broche d'E/S choisie est normalement configurée en tant que broche de sortie pour commander le dispositif de sortie. A un ou plusieurs intervalles déterminés par un logiciel, la broche d'E/S choisie est reconfigurée pour des entrées et lit l'état du dispositif d'entrée. Le dispositif d'entrée fournit à la broche d'E/S choisie un état d'entrée de condition logique '1' ou de condition logique '0', selon qu'il est dans l'état ouvert ou dans l'état fermé. La condition logique '1' ou '0' est représentée par un niveau de tension. L'intervalle auquel la broche d'E/S choisie est reconfigurée pour une entrée est déterminé à la fois par le type de dispositif de sortie contrôlé sur le moment et par le type d'entrée représenté par le dispositif d'entrée. La résistance de polarisation à l'alimentation et la résistance chutrice ont un rapport de valeur d'au moins 10:1. Les valeurs de résistance réelles sont choisies de sorte que le signal de sortie provenant de la broche d'E/S choisie ait la priorité sur les niveaux de tension représentatifs de la condition logique '1' ou '0' du dispositif d'entrée lorsque la broche d'E/S choisie est reconfigurée pour une sortie.
États désignés : CA, MX.
Office européen des brevets (OEB) (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)