WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2000014721) CIRCUIT INTEGRE PRODUISANT UN SON NUMERIQUE DOTE D'UNE MEMOIRE CACHE VIRTUELLE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2000/014721    N° de la demande internationale :    PCT/US1999/019128
Date de publication : 16.03.2000 Date de dépôt international : 24.08.1999
CIB :
G10H 7/02 (2006.01)
Déposants : ATMEL CORPORATION [US/US]; 2325 Orchard Parkway San Jose, CA 95131 (US)
Inventeurs : RINN, Laurent; (FR)
Mandataire : SCHNECK, Thomas; Law Offices of Thomas Schneck P.O. Box 2-E San Jose, CA 95109-0005 (US)
Données relatives à la priorité :
09/148,437 04.09.1998 US
Titre (EN) SOUND-PRODUCING INTEGRATED CIRCUIT WITH VIRTUAL CACHE
(FR) CIRCUIT INTEGRE PRODUISANT UN SON NUMERIQUE DOTE D'UNE MEMOIRE CACHE VIRTUELLE
Abrégé : front page image
(EN)A digital sound-producing device having a digital signal processor (12) and data cache memory (16), and using an external sample memory (18) for storing digital audio sample data, includes a virt ual cache memory block (14) for dynamically allocating cache lines of the data cache memory. The virtual cache memory block is located in the address path between the digital signal processor andsample memory. Requests by the digital signal processor for access to the sample memory are in the form of a virtual address corresponding to a particular sample memory address.
(FR)Un dispositif produisant un son numérique qui comprend un processeur (12) de signal numérique et une mémoire cache (16) de données et qui utilise une mémoire externe (18) d'échantillons pour le stockage de données d'échantillons sonores numériques, comprend un bloc mémoire cache virtuel (14) servant à attribuer de manière dynamique des lignes de la mémoire cache de données. Le bloc de mémoire cache virtuel est situé dans le chemin d'adresse existant entre le processeur de signal numérique et la mémoire d'échantillons. Les demandes effectuées par le processeur de signal numérique en vue d'accéder à la mémoire d'échantillons se présentent sous forme d'une adresse virtuelle correspondant à une adresse spécifique de la mémoire d'échantillons.
États désignés : CA, CN, JP, KR, NO, SG.
Office européen des brevets (OEB) (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)