WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2000014645) PROCEDE ET APPAREIL POUR COMPARER UNE ADRESSE ENVOYEE SUR UN BUS A UNE ADRESSE OU A DES ADRESSES ASSIGNEES D'UN DISPOSITIF
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2000/014645    N° de la demande internationale :    PCT/US1999/020253
Date de publication : 16.03.2000 Date de dépôt international : 02.09.1999
Demande présentée en vertu du Chapitre 2 :    04.04.2000    
CIB :
G06F 13/40 (2006.01)
Déposants : QLOGIC CORPORATION [US/US]; 3545 Harbor Boulevard Costa Mesa, CA 92626 (US)
Inventeurs : ALSTON, Jerald, K.; (US)
Mandataire : ALTMAN, Daniel, E.; Knobbe, Martens, Olson & Bear, LLP 16th floor 620 Newport Center Drive Newport Beach, CA 92660 (US)
Données relatives à la priorité :
09/148,228 04.09.1998 US
Titre (EN) METHOD AND APPARATUS FOR COMPARING AN ADDRESS SENT ON A BUS TO A DEVICE'S ASSIGNED ADDRESS OR ADDRESSES
(FR) PROCEDE ET APPAREIL POUR COMPARER UNE ADRESSE ENVOYEE SUR UN BUS A UNE ADRESSE OU A DES ADRESSES ASSIGNEES D'UN DISPOSITIF
Abrégé : front page image
(EN)A method and an apparatus compare addresses sent on an interconnect system with a device's own assigned address or addresses. The interconnect system may be a Small Computer Standard Interface (SCSI) bus, a Fiber Channel, or any other environment which uses numeric addresses to identify devices. The method and apparatus allow a device to respond to multiple addresses received from a bus without the use of registers and logic circuits for each address. The apparatus comprises a random access memory (RAM) with a plurality of memory locations. The memory locations correspond to possible addresses which may be assigned to the device. The RAM stores a '1' in each memory location corresponding to one of the device's assigned addresses, and stores a '0' in each memory location not corresponding to one of the device's assigned addresses. The RAM further comprises an address input which receives an address from the bus. The RAM also comprises a data output which informs the device whether the address received from the bus matches one of the device's assigned addresses.
(FR)Cette invention se rapporte à un procédé et à un appareil qui permettent de comparer des adresses envoyées sur un système d'interconnexion à une ou des adresses assignées propres d'un dispositif. Le système d'interconnexion en question peut être un bus SCSI, un canal de fibres ou n'importe quel autre environnement qui utilise des adresses numériques pour identifier les dispositifs. Le procédé et l'appareil de cette invention permettent à un dispositif de répondre à des adresses multiples reçues en provenance d'un bus sans l'utilisation de registres et de circuits logiques pour chaque adresse. Cet appareil comprend une mémoire à accès sélectif (RAM) ayant plusieurs positions mémoire. Les positions mémoire correspondent à des adresses possibles pouvant être assignées au dispositif. La mémoire RAM enregistre un '1' dans chaque position mémoire correspondant à l'une des adresses assignées du dispositif et elle enregistre un '0' dans chaque position mémoire ne correspondant pas à l'une des adresses assignées du dispositif. La mémoire RAM comprend en outre une entrée d'adresse qui reçoit une adresse provenant du bus. La mémoire RAM contient également une sortie de données qui informe le dispositif si l'adresse reçue en provenance du bus correspond à l'une des adresses assignées du dispositif.
États désignés : AE, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BY, CA, CH, CN, CR, CU, CZ, DE, DK, DM, EE, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MD, MG, MK, MN, MW, MX, NO, NZ, PL, PT, RO, RU, SD, SE, SG, SI, SK, SL, TJ, TM, TR, TT, UA, UG, UZ, VN, YU, ZA, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (GH, GM, KE, LS, MW, SD, SL, SZ, UG, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, GW, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)