WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO2000013318) REGULATEUR DE COMMUTATION ET SYSTEME LSI
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/2000/013318    N° de la demande internationale :    PCT/JP1999/004627
Date de publication : 09.03.2000 Date de dépôt international : 27.08.1999
CIB :
H03K 17/16 (2006.01)
Déposants : MATSUSHITA ELECTRIC INDUSTRIAL CO., LTD. [JP/JP]; 1006, Oaza Kadoma Kadoma-shi Osaka 571-8501 (JP) (Tous Sauf US).
KAJIWARA, Jun [JP/JP]; (JP) (US Seulement).
SATOMI, Katsuji [JP/JP]; (JP) (US Seulement).
SAKIYAMA, Shiro [JP/JP]; (JP) (US Seulement).
KINOSHITA, Masayoshi [JP/JP]; (JP) (US Seulement).
OOTANI, Katsuhiro [JP/JP]; (JP) (US Seulement)
Inventeurs : KAJIWARA, Jun; (JP).
SATOMI, Katsuji; (JP).
SAKIYAMA, Shiro; (JP).
KINOSHITA, Masayoshi; (JP).
OOTANI, Katsuhiro; (JP)
Mandataire : MAEDA, Hiroshi; Taihei Building 4-8, Utsubohonmachi 1-chome Nishi-ku Osaka-shi Osaka 550-0004 (JP)
Données relatives à la priorité :
10/243147 28.08.1998 JP
Titre (EN) SWITCHING REGULATOR AND LSI SYSTEM
(FR) REGULATEUR DE COMMUTATION ET SYSTEME LSI
Abrégé : front page image
(EN)A switching regulator having high conversion efficiency and causing less switching noise. A plurality of switching transistors (21-23) having different on-state resistances are provided. For ON operation, the transistors are turned on in the order of high to low on-state resistance, while for OFF operation they are turned off in the order of low to high on-state resistance. This eliminates abrupt changes in current in switching operation, thus reducing the di/dt noise due to a parasitic inductor (102).
(FR)L'invention porte sur un régulateur de commutation à haute efficacité de conversion, faisant moins de bruit de commutation, et sur une pluralité de transistors (21-23) de commutation possédant différentes résistances à l'état passant. Lors d'une mise en marche, les transistors sont mis sous tension d'une résistance à l'état passant élevé à faible, et lors de l'arrêt, les transistors sont mis hors tension d'une résistance à l'état passant faible à élevé. Ceci permet d'éliminer les variations brutales de courant dans une commutation et de réduire, par conséquent, le bruit di/dt dû à un inducteur (102) parasite.
États désignés : CN, JP, KR, US.
Office européen des brevets (OEB) (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE).
Langue de publication : japonais (JA)
Langue de dépôt : japonais (JA)