WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO1999041783) MODULE A SEMICONDUCTEUR
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/1999/041783    N° de la demande internationale :    PCT/DE1999/000326
Date de publication : 19.08.1999 Date de dépôt international : 08.02.1999
Demande présentée en vertu du Chapitre 2 :    27.07.1999    
CIB :
H01L 23/495 (2006.01)
Déposants : SIEMENS AKTIENGESELLSCHAFT [DE/DE]; Wittelsbacherplatz 2, D-80333 München (DE) (Tous Sauf US).
WÖRZ, Andreas [DE/DE]; (DE) (US Seulement).
GOLZ, Bruno [DE/DE]; (DE) (US Seulement)
Inventeurs : WÖRZ, Andreas; (DE).
GOLZ, Bruno; (DE)
Représentant
commun :
SIEMENS AKTIENGESELLSCHAFT; Postfach 22 16 34, D-80506 München (DE)
Données relatives à la priorité :
198 05 709.1 12.02.1998 DE
Titre (DE) HALBLEITERBAUGRUPPE
(EN) SEMICONDUCTOR MODULE
(FR) MODULE A SEMICONDUCTEUR
Abrégé : front page image
(DE)Ein Halbleiterchip (1) ist mit seiner Montageseite (5) unter Zwischenlage eines Montagebandes (3) mit Anschlussbahnen (6) eines Systemträgers (2) verbunden (LOC-Anordnung). Die Anschlussbahnen (6) weisen im Bereich des Montagebandes (3) eine gleiche Bahnbreite (b) auf. Die zwischen zwei benachbarten Anschlussbahnen (6) liegende Freiraumbreite (f) entspricht der Bahnbreite (b). Dadurch werden Delaminationseffekte vermieden.
(EN)The invention relates to a semiconductor chip (1) connected on its mounting side (5) to connecting tracks (6) of a lead frame (2) via an interposed mounting strip (3) (LOC arrangement). The connecting tracks (6) have a similar width (b) in the area of the mounting strip (3). The width (f) of free spaces between two adjacent connecting tracks (6) corresponds to said width (b), whereby delamination effects are avoided.
(FR)L'invention concerne une puce de semiconducteur (1) raccordée par son côté de montage (5) à des pistes de raccordement (6) d'un réseau de conducteurs (2), par l'intermédiaire d'une bande de montage intercalée (3) (disposition LOC). Les pistes de raccordement (6) présentent au niveau de la bande de montage (3) une largeur (b) identique. La largeur (f) des espaces libres entre deux pistes de raccordement adjacentes (6) correspond à la largeur (b), ce qui permet d'éviter les effets de délaminage.
États désignés : US.
Office européen des brevets (OEB) (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE).
Langue de publication : allemand (DE)
Langue de dépôt : allemand (DE)