WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO1999034568) CIRCUIT D'ACQUISITION DE SIGNAL DE SYNCHRONISATION DE TRAME DANS UN RECEPTEUR
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/1999/034568    N° de la demande internationale :    PCT/JP1998/005615
Date de publication : 08.07.1999 Date de dépôt international : 11.12.1998
Demande présentée en vertu du Chapitre 2 :    13.07.1999    
CIB :
H04J 3/06 (2006.01), H04L 7/04 (2006.01), H04L 27/22 (2006.01)
Déposants : KABUSHIKI KAISHA KENWOOD [JP/JP]; 14-6, Dougenzaka 1-chome Shibuya-ku, Tokyo 150-8501 (JP) (Tous Sauf US).
SHIRAISHI, Kenichi [JP/JP]; (JP) (US Seulement).
HORII, Akihiro [JP/JP]; (JP) (US Seulement)
Inventeurs : SHIRAISHI, Kenichi; (JP).
HORII, Akihiro; (JP)
Mandataire : OKABE, Masao; No. 602, Fuji Building 2-3, Marunouchi 3-chome Chiyoda-ku Tokyo 100-0005 (JP)
Données relatives à la priorité :
9/368190 29.12.1997 JP
Titre (EN) CIRCUIT FOR CAPTURING FRAME SYNC SIGNAL IN RECEIVER
(FR) CIRCUIT D'ACQUISITION DE SIGNAL DE SYNCHRONISATION DE TRAME DANS UN RECEPTEUR
Abrégé : front page image
(EN)A demodulator (1) produces I and Q symbol streams from a received PSK signal which is a time-multiplexed signal composed of a 20-symbol-long BPSK frame sync signal, a 20-symbol-long BPSK superframe identification signal, and an 8PSK digital signal. BPSK demappers (3) produce bit streams B0-B3 demapped according to a base criterion, which allows signal points to be the same along the Q-axis in the I-Q phase plane, and to criterions obtained by shifting the base criterion counterclockwise by $g(p)/4, 2$g(p)/4 and 3$g(p)/4. First comparators (60-63) capture, from the bit streams B0-B3, patterns being different few bits at most than the frame sync signal. A predetermined time later, second comparators (64-67) capture patterns being different few bits at most than the superframe identification signal. A frame sync capture signal (SYN) is then produced by a generator (90).
(FR)Un démodulateur (1) produit des trains de symboles I et Q à partir d'un signal modulé par déplacement de phase (MDP) qui est un signal à multiplexage temporel constitué d'un signal de synchronisation de trame à modulation par déplacement binaire de fréquence (MDBF) long de 20 symboles, d'un signal d'identification supertrame MDBF long de 20 symboles, et d'un signal numérique MDP8. Des extracteurs MDBF (3) produisent des trains binaires B0-B3 extraits d'après un critère de base, ce qui permet à des points de signal d'être identiques le long de l'axe Q dans le plan de phase I-Q, et d'après des critères obtenus par déplacement du critère de base dans le sens contraire à celui des aiguilles d'une montre, de $g(p)/4, 2$g(p)/4 et 3$g(p)/4. A partir des trains binaires B0-B3, des premiers comparateurs (60-63) acquièrent des configurations qui diffèrent au plus de quelques bits par rapport au signal de synchronisation de trame. Au bout d'un temps prédéterminé, des seconds comparateurs (64-67) acquièrent des configurations qui diffèrent au plus de quelques bits par rapport au signal d'identification de supertrame. Un signal d'acquisition de synchronisation de trame (SYN) est ensuite fourni par un générateur (90).
États désignés : CA, CN, US.
Office européen des brevets (OEB) (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE).
Langue de publication : japonais (JA)
Langue de dépôt : japonais (JA)