WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO1998052183) DISPOSITIF ET PROCEDE DE CONVERSION DE BALAYAGE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/1998/052183    N° de la demande internationale :    PCT/JP1998/002065
Date de publication : 19.11.1998 Date de dépôt international : 11.05.1998
CIB :
G09G 3/20 (2006.01), G09G 5/391 (2006.01), H04N 5/12 (2006.01), H04N 7/01 (2006.01)
Déposants : SONY CORPORATION [JP/JP]; 7-35, Kitashinagawa 6-chome Shinagawa-ku Tokyo 141-0001 (JP) (Tous Sauf US).
MIYAZAKI, Shinichiro [JP/JP]; (JP) (US Seulement).
KONDO, Makoto [JP/JP]; (JP) (US Seulement)
Inventeurs : MIYAZAKI, Shinichiro; (JP).
KONDO, Makoto; (JP)
Mandataire : SUGIURA, Masatomo; Room 420 25 Sankyo Building 48-10, Higashi Ikebukuro 1-chome Toshima-ku Tokyo 170-0013 (JP)
Données relatives à la priorité :
9/126940 16.05.1997 JP
Titre (EN) DEVICE AND METHOD FOR CONVERTING SCANNING
(FR) DISPOSITIF ET PROCEDE DE CONVERSION DE BALAYAGE
Abrégé : front page image
(EN)An A/D converter (6) digitizes input video signals by using a clock pulse (53) from a VCO (4) of a PLL circuit (1). The frequency of the pulse (53) is fixed. After a pre-processing circuit (7) changes the number of scanning lines, the digital video signals are written in a field memory (10). From the momory (10), the video signals are read out by using a second clock pulse (63) generated from a PLL circuit (11). The frequency dividing ratio of a frequency divider (15) of the PLL circuit (11) is changed by means of a control signal. When the frequency dividing ratio is changed, the frequency of the clock pulse (63) is changed and the number of samples in 1H-section of the video signals read out from the memory (10) is changed. Since the number of the pixels in an effective video section of the written video signals is fixed, the ratio of the range of the 1H-section to that of the effective video section can be changed and, accordingly, horizontal size adjustment can be performed by changing the number of samples in the 1H-section on the reading-out side.
(FR)Un convertisseur A/N (6) numérise des signaux vidéo d'entrée en utilisant une impulsion d'horloge (53) provenant d'un oscillateur commandé en tension (4) d'un circuit à boucles à phase asservie (1). La fréquence de l'impulsion (53) est fixe. Après qu'un circuit de post-traitement (7) ait changé le nombre de lignes de balayage, les signaux vidéo numériques sont écrits dans une mémoire de trame (10). Les signaux vidéo sont extraits de la mémoire (10) au moyen d'une seconde impulsion d'horloge (63) produite par un circuit à boucles à phase asservie (11). Le rapport de division des fréquences d'un diviseur de fréquence (15) du circuit à boucles à phase asservie (11) est changé à l'aide d'un signal de commande. Lorsque le rapport de division des fréquences est changé, la fréquence de l'impulsion l'horloge (63) est changée et le nombre d'échantillons dans la partie 1H des signaux vidéo extraits de la mémoire (10) est changé. Etant donné que le nombre des pixels dans une partie vidéo efficace des signaux vidéo écrits est fixe, le rapport entre la gamme de la partie 1H et celle de la partie vidéo efficace peut être changée et, par conséquent, on peut effectuer un réglage de la taille horizontale en modifiant le nombre d'échantillons dans la partie 1H du côté sortie.
États désignés : KR, US.
Office européen des brevets (OEB) (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE).
Langue de publication : japonais (JA)
Langue de dépôt : japonais (JA)