WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO1998052123) PROCEDE ET AGENCEMENT DE CONNEXION D'UN PROCESSEUR A UN CIRCUIT INTEGRE SPECIFIQUE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/1998/052123    N° de la demande internationale :    PCT/FI1998/000402
Date de publication : 19.11.1998 Date de dépôt international : 12.05.1998
Demande présentée en vertu du Chapitre 2 :    10.12.1998    
CIB :
G06F 13/42 (2006.01)
Déposants : NOKIA NETWORKS OY [FI/FI]; Keilalahdentie 4, FIN-02150 Espoo (FI) (Tous Sauf US).
PIIRAINEN, Olli [FI/FI]; (FI) (US Seulement).
HAPPONEN, Aki [FI/FI]; (FI) (US Seulement)
Inventeurs : PIIRAINEN, Olli; (FI).
HAPPONEN, Aki; (FI)
Mandataire : PATENTTITOIMISTO TEKNOPOLIS KOLSTER OY; c/o Kolster Oy AB, Iso Roobertinkatu 23, P.O. Box 148, FIN-00121 Helsinki (FI)
Données relatives à la priorité :
972091 15.05.1997 FI
Titre (EN) METHOD AND ARRANGEMENT FOR CONNECTING PROCESSOR TO ASIC
(FR) PROCEDE ET AGENCEMENT DE CONNEXION D'UN PROCESSEUR A UN CIRCUIT INTEGRE SPECIFIQUE
Abrégé : front page image
(EN)The invention relates to a method and arrangement for connecting a processor to an ASIC. In the arrangement, the processor generates control signals employed when the processor reads data from and writes data to the ASIC. The arrangement comprises means (10) for receiving control signals from the processor and generating read and write signals on the basis of the received signals. The means (10) are implemented by an asynchronous state machine that changes its state on the basis of the received signals. The means (10) change their state without a synchronizing clock signal.
(FR)L'invention concerne un procédé et un agencement de connexion d'un processeur à un ASIC. Dans l'agencement, le processeur génère des signaux de commande utilisés lorsque ledit processeur lit des données et écrit des données dans l'ASC. L'agencement comprend des moyens (10) destinés à recevoir des signaux de commande du processeur et à générer des signaux de lecture et d'écriture sur la base des signaux reçus. Les moyens (10) sont mis en oeuvre par un automate fini asynchrone changeant son état sur la base des signaux reçus. Les moyens (10) changent d'état sans signal d'horloge de synchronisation.
États désignés : AL, AM, AT, AU, AZ, BA, BB, BG, BR, BY, CA, CH, CN, CU, CZ, DE, DK, EE, ES, FI, GB, GE, GH, GM, GW, HU, ID, IL, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MD, MG, MK, MN, MW, MX, NO, NZ, PL, PT, RO, RU, SD, SE, SG, SI, SK, SL, TJ, TM, TR, TT, UA, UG, US, UZ, VN, YU, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (GH, GM, KE, LS, MW, SD, SZ, UG, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)