WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO1998050845) INTERFACE MAITRE-ASSERVI A SYNCHRONISME SOURCE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/1998/050845    N° de la demande internationale :    PCT/US1998/007236
Date de publication : 12.11.1998 Date de dépôt international : 10.04.1998
Demande présentée en vertu du Chapitre 2 :    23.11.1998    
CIB :
G06F 12/08 (2006.01), G06F 13/42 (2006.01)
Déposants : INTEL CORPORATION [US/US]; 2200 Mission College Boulevard, Santa Clara, CA 95054 (US)
Inventeurs : MACWILLIAMS, Peter; (US).
PRASAD, Bindi; (US).
KHARE, Manoj; (US).
SAMPATH, Dilip; (US)
Mandataire : TAYLOR, Edwin, H.; Blakely, Sokoloff, Taylor & Zafman LLP, 7th floor, 12400 Wilshire Boulevard, Los Angeles, CA 90025 (US)
Données relatives à la priorité :
08/852,438 06.05.1997 US
Titre (EN) SOURCE SYNCHRONOUS INTERFACE BETWEEN MASTER AND SLAVE USING A DESKEW LATCH
(FR) INTERFACE MAITRE-ASSERVI A SYNCHRONISME SOURCE
Abrégé : front page image
(EN)A source synchronous interface between a master device (100) and a slave device (120) described. The master device having a plurality of deskew latches (220) is coupled to the slave device via a bus. The master device communicates commands and first timing information to the slave device via the bus. In response, the slave device communicates data and second timing information to the master device via the bus. When data is communicated from the slave device to the master device, the data is stored in one of the plurality of deskew latches until accessed by the master device. The plurality of deskew latches ensure that the master device will always read valid data for the full range of skew of the first and second timing information.
(FR)La présente invention se rapporte à une interface à synchronisme source entre un dispositif maître (100) et un dispositif asservi (120). Le dispositif maître comportant une pluralité de tampons de réalignement (220) est couplé au dispositif asservi via un bus. Le dispositif maître envoie via le bus des commandes et une première information de synchronisation au dispositif asservi. En réaction, le dispositif asservi envoie via le bus des données et une deuxième information de synchronisation au dispositif maître. Le principe utilisé pour l'envoi des données du dispositif asservi au dispositif maître est de conserver ces données dans l'un des différents tampons de réalignement jusqu'à ce qu'il y soit fait accès par le dispositif maître. L'utilisation de plusieurs tampons de réalignement garantit que le dispositif maître lit systématiquement des données valides pour l'ensemble de la portée de défauts d'alignement correspondant à la première et à la deuxième information de synchronisation.
États désignés : AL, AM, AT, AU, AZ, BA, BB, BG, BR, BY, CA, CH, CN, CU, CZ, DE, DK, EE, ES, FI, GB, GE, GH, GM, GW, HU, ID, IL, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MD, MG, MK, MN, MW, MX, NO, NZ, PL, PT, RO, RU, SD, SE, SG, SI, SK, SL, TJ, TM, TR, TT, UA, UG, UZ, VN, YU, ZW.
Organisation régionale africaine de la propriété intellectuelle (ARIPO) (GH, GM, KE, LS, MW, SD, SZ, UG, ZW)
Office eurasien des brevets (OEAB) (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
Office européen des brevets (OEB) (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)