WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO1998040913) CIRCUIT INTEGRE A SEMI-CONDUCTEURS DONT L'IMPLANTATION EST CONÇUE AU NIVEAU DES CELLULES
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/1998/040913    N° de la demande internationale :    PCT/JP1997/000763
Date de publication : 17.09.1998 Date de dépôt international : 11.03.1997
Demande présentée en vertu du Chapitre 2 :    05.10.1998    
CIB :
H01L 27/02 (2006.01), H01L 27/118 (2006.01)
Déposants : MITSUBISHI DENKI KABUSHIKI KAISHA [JP/JP]; 2-3, Marunouchi 2-chome, Chiyoda-ku, Tokyo 100 (JP) (Tous Sauf US).
OKAMOTO, Yasushi [JP/JP]; (JP) (US Seulement)
Inventeurs : OKAMOTO, Yasushi; (JP)
Mandataire : TAZAWA, Hiroaki; 4F, Kasumigaseki IHF Building, 5-1, Kasumigaseki 3-chome, Chiyoda-ku, Tokyo 100 (JP)
Données relatives à la priorité :
Titre (EN) SEMICONDUCTOR INTEGRATED CIRCUIT DEVICE WITH ITS LAYOUT DESIGNED BY THE CELL BASE METHOD
(FR) CIRCUIT INTEGRE A SEMI-CONDUCTEURS DONT L'IMPLANTATION EST CONÇUE AU NIVEAU DES CELLULES
Abrégé : front page image
(EN)On a feed-through cell (40) and a cap cell (41), there are formed in advance basic cells of gate electrodes (13), and a pair of P-type diffused layers (10a, 10b) and N-type diffused layers (11a, 11b). As a result, even if the design is changed after the layout diagrams were made, a logic circuit can be formed from the basic pairs, so that the design change can be flexibly coped with.
(FR)Des cellules de base avancées d'électrodes (13) de grille et une paire de couches diffusées (10a, 10b) de type P et des couches diffusées (11a, 11b) de type N sont formées sur une cellule (40) de traversée et une cellule (41) capacitive. Il en résulte que, même si la conception est modifiée après la formation de schémas d'implantation, on peut former un circuit logique à partir des paires de base, de façon que le changement de conception puisse être flexiblement effectué.
États désignés : CN, JP, KR, US.
Office européen des brevets (OEB) (AT, BE, CH, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE).
Langue de publication : japonais (JA)
Langue de dépôt : japonais (JA)