WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO1998000800) SYSTEME MODULAIRE EVOLUE DE PLACEMENT DE CELLULES, POSSEDANT UN ELEMENT SUPPRESSEUR DE CHEVAUCHEMENT A BRUIT MINIMUM
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/1998/000800    N° de la demande internationale :    PCT/US1997/011100
Date de publication : 08.01.1998 Date de dépôt international : 26.06.1997
Demande présentée en vertu du Chapitre 2 :    26.01.1998    
CIB :
G06F 17/50 (2006.01)
Déposants : LSI LOGIC CORPORATION [US/US]; 1551 McCarthy Boulevard, MS/D-106, Milpitas, CA 95035 (US)
Inventeurs : SCEPANOVIC, Ranko; (US).
KOFORD, James, S.; (US).
ANDREEV, Alexander E.; (RU)
Mandataire : SHAPIRO, Steven, E.; Mitchell, Silberberg & Knupp LLP, 11377 West Olympic Boulevard, Los Angeles, CA 90064 (US)
Données relatives à la priorité :
08/672,937 28.06.1996 US
08/672,235 28.06.1996 US
Titre (EN) MODULAR CELL PLACEMENT SYSTEM WITH OVERLAP REMOVER WITH MINIMAL NOISE
(FR) SYSTEME MODULAIRE EVOLUE DE PLACEMENT DE CELLULES, POSSEDANT UN ELEMENT SUPPRESSEUR DE CHEVAUCHEMENT A BRUIT MINIMUM
Abrégé : front page image
(EN)A method for refining the position of linearly aligned cells on the surface of a semiconductor chip is disclosed herein. The method comprises defining an array of spaces between cells based on maximum and minimum cell positions, establishing a minimum spacing between cells, and linearly shifting cells in a predetermined manner such that no cells are closer to one another than the miminum spacing between cells. The system further increases the size associated with each cell by a fixed amount. The system then performs various density equalization routines to all cells, and locates cells having a size greater than a predetermined quantity and fixes those cells. Finally, the system executes a plurality of optimal cell movement routines to crystallize cell placement.
(FR)Procédé permettant d'améliorer la position de cellules alignées en ligne sur la surface d'une puce à semi-conducteur. Ce procédé consiste à définir un ensemble d'espaces entre des cellules en fonction de positions de cellule maximum et minimum, à établir un espacement minimum entre les cellules et à déplacer de façon linéaire les cellules de manière prédéterminée, de sorte qu'aucune cellule n'est plus proche de l'autre que de l'espacement minimum entre les cellules. Ce système, de plus, augmente la dimension associée à chaque cellule dans des proportions fixes. Ce système exécute ensuite différents processus d'égalisation de densités sur toutes les cellules, place les cellules dont la dimension est supérieure à une dimension prédéterminée et fixe ces cellules. Enfin le système exécute une pluralité de processus de déplacement optimum de cellules afin de cristalliser le placement de ces cellules.
États désignés : CA, CN, JP, KR, SG.
Office européen des brevets (OEB) (AT, BE, CH, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)