Traitement en cours

Veuillez attendre...

Paramétrages

Paramétrages

Aller à Demande

1. WO1997043833 - ARCHITECTURE DE COMMUTATEURS AMELIOREE POUR CONVERTISSEURS DE NUMERIQUE EN ANALOGIQUE R/2R

Numéro de publication WO/1997/043833
Date de publication 20.11.1997
N° de la demande internationale PCT/IB1997/000825
Date du dépôt international 13.05.1997
Demande présentée en vertu du Chapitre 2 08.12.1997
CIB
H03M 1/06 2006.01
HÉLECTRICITÉ
03CIRCUITS ÉLECTRONIQUES FONDAMENTAUX
MCODAGE, DÉCODAGE OU CONVERSION DE CODE, EN GÉNÉRAL
1Conversion analogique/numérique; Conversion numérique/analogique
06Compensation ou prévention continue de l'influence indésirable de paramètres physiques
H03M 1/78 2006.01
HÉLECTRICITÉ
03CIRCUITS ÉLECTRONIQUES FONDAMENTAUX
MCODAGE, DÉCODAGE OU CONVERSION DE CODE, EN GÉNÉRAL
1Conversion analogique/numérique; Conversion numérique/analogique
66Convertisseurs numériques/analogiques
74Conversion simultanée
78utilisant un réseau en échelle
CPC
H03M 1/0602
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
MCODING; DECODING; CODE CONVERSION IN GENERAL
1Analogue/digital conversion; Digital/analogue conversion
06Continuously compensating for, or preventing, undesired influence of physical parameters
0602of deviations from the desired transfer characteristic
H03M 1/785
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
MCODING; DECODING; CODE CONVERSION IN GENERAL
1Analogue/digital conversion; Digital/analogue conversion
66Digital/analogue converters
74Simultaneous conversion
78using ladder network
785using resistors, i.e. R-2R ladders
Déposants
  • ANALOG DEVICES, INC. [US]/[US]
Inventeurs
  • DEMPSEY, Dennis, A.
  • TUTHILL, Michael, Gerard
  • COTTER, Martin, Gerard
Mandataires
  • DOSKOCIL, Douglas, C.
Données relatives à la priorité
08/645,67514.05.1996US
Langue de publication anglais (EN)
Langue de dépôt anglais (EN)
États désignés
Titre
(EN) IMPROVED SWITCH ARCHITECTURE FOR R/2R DIGITAL TO ANALOG CONVERTERS
(FR) ARCHITECTURE DE COMMUTATEURS AMELIOREE POUR CONVERTISSEURS DE NUMERIQUE EN ANALOGIQUE R/2R
Abrégé
(EN)
A switch architecture for a digital-to-analog converter provides improved linearity. A first switch for one leg of the R/2R resistance ladder includes a unit resistor coupled between the MOSFET devices of the switch and the respective leg of the R/2R ladder. The on resistances of the MOSFET devices of the first switch are controlled in response to a reference value, such as the resistance of a reference resistor, which may have a resistance and other characteristics similar to the unit resistor. Other switches for other legs of the R/2R ladder also have a unit resistor, or other MOSFET devices having an on resistance controlled in relation to the reference value. Additional switches for other legs of the R/2R ladder may also have MOSFET devices of varying width to channel (W/L) ratios. Each of these approaches may be combined to achieve a binary weighting or an alternate weighting between legs of the R/2R ladder, in order to provide low linearity error.
(FR)
Cette architecture de commutateurs, qui est conçue pour un convertisseur de mode numérique en mode analogique, fournit une linéarité améliorée. Un premier commutateur pour l'une des branches du diviseur de résistances R/2R comprend un résisteur d'unité couplé entre les dispositifs MOSFET du commutateur et la branche correspondante du diviseur R/2R. Les résistances à l'état passant des dispositifs MOSFET du premier commutateur sont commandées en réponse à une valeur de référence, telle que la résistance d'un résisteur de référence, qui peut avoir une résistance ainsi que d'autres caractéristiques similaires à celles du résisteur d'unité. D'autres commutateurs pour d'autres branches du diviseur R/2R comprennent également un résisteur d'unité, ou d'autres dispositifs MOSFET comportant une résistance à l'état passant commandée en rapport avec la valeur de référence. Des commutateurs additionnels pour d'autres branches du diviseur R/2R peuvent également comprendre des dispositifs MOSFET ayant des rapports largeur/canal (W/L) variables. Chacune de ces approches peut être combinée pour produire une pondération binaire ou un autre type de pondération entre les branches du diviseur R/2R, pour obtenir une erreur de linéarité faible.
Également publié en tant que
Dernières données bibliographiques dont dispose le Bureau international