WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
PATENTSCOPE sera indisponible quelques heures pour des raisons de maintenance le samedi 18.08.2018 à 09:00 CEST
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO1997015120) CODEUR CORRECTEUR D'ERREURS, DECODEUR CORRECTEUR D'ERREURS ET SYSTEME DE COMMUNICATION
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication : WO/1997/015120 N° de la demande internationale : PCT/JP1996/002985
Date de publication : 24.04.1997 Date de dépôt international : 15.10.1996
CIB :
H03M 13/35 (2006.01) ,H04L 1/00 (2006.01)
Déposants : ITOH, Katsutoshi[JP/JP]; JP (UsOnly)
HOSODA, Kenichiro[JP/JP]; JP (UsOnly)
OKI ELECTRIC INDUSTRY CO., LTD.[JP/JP]; 7-12, Toranomon 1-chome Minato-ku Tokyo 105, JP (AllExceptUS)
Inventeurs : ITOH, Katsutoshi; JP
HOSODA, Kenichiro; JP
Mandataire : OHNISHI, Kenji; Oki Electric Industry Co., Ltd. Telecom Center East Telecom Tower 17F 38, Aomi 2-chome Koto-ku, Tokyo 135, JP
Données relatives à la priorité :
7/26841117.10.1995JP
Titre (EN) ERROR CORRECTING ENCODER, ERROR CORRECTING DECODER, AND COMMUNICATION SYSTEM
(FR) CODEUR CORRECTEUR D'ERREURS, DECODEUR CORRECTEUR D'ERREURS ET SYSTEME DE COMMUNICATION
Abrégé :
(EN) The error detecting and correcting ability in signal transmission is improved without lowering the transmission efficiency. When a classifying circuit (101) receives information symbols from a voice encoding device, the classifying circuit (101) classifies the symbols according to a classifying definition and feeds the information symbols of the most important class 0 to a CRC calculating circuit (102) and a blocking circuit (103), feeds the information symbols of the second important class 1 to a blocking circuit (105), and feeds the information symbols of the third important class 1 directly to an interleave circuit (107). The CRC calculating circuit (102) finds error detecting information about the information symbols of class 1 fed from the classifying circuit (101), generates data to which the error detecting information is added, and feeds the data to the class-0 blocking circuit (103). The circuit (103) encodes an error-corrected block from the data including the error detecting information and class-0 data.
(FR) Cette invention permet d'améliorer la capacité de détection et de correction d'erreurs lors de la transmission de signaux sans pour autant réduire l'efficacité de ladite transmission. Lorsqu'il reçoit des symboles d'information provenant d'un dispositif de codage vocal, un circuit de classification (101) classe ces symboles en fonction d'une définition de classification, puis envoie les symboles d'information de la classe 0 la plus importante à un circuit de calcul CRC (102) et à un circuit de blocage (103). Le circuit de classification envoie également les symboles d'information d'une classe de deuxième ordre (1) à un circuit de blocage (105), et les symboles d'information d'une classe de troisième ordre (1) directement à un circuit d'imbrication (107). Le circuit de calcul CRC (102) trouve les informations de détection d'erreurs concernant les symboles d'information de la classe (1) qui proviennent du circuit de classification (101), génère des données auxquelles sont ajoutées les informations de détection d'erreurs, puis envoie ces données au circuit de blocage (103) de classe 0. Ce circuit (103) code ensuite un bloc dont les erreurs ont été corrigées, ceci à partir des données comprenant les informations de détection d'erreurs et les données de classe 0.
États désignés : CN, KR, US
Langue de publication : japonais (JA)
Langue de dépôt : japonais (JA)