WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO1997008619) ENSEMBLE PROCESSEUR A MEMOIRE ENFICHABLE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/1997/008619    N° de la demande internationale :    PCT/DE1996/001541
Date de publication : 06.03.1997 Date de dépôt international : 19.08.1996
Demande présentée en vertu du Chapitre 2 :    17.03.1997    
CIB :
G05B 19/042 (2006.01), G06F 9/445 (2006.01)
Déposants : SIEMENS AKTIENGESELLSCHAFT [DE/DE]; Wittelsbacherplatz 2, D-80333 München (DE) (Tous Sauf US).
RENSCHLER, Albert [DE/DE]; (DE) (US Seulement)
Inventeurs : RENSCHLER, Albert; (DE)
Données relatives à la priorité :
295 13 792.4 28.08.1995 DE
Titre (DE) PROZESSOREINHEIT MIT STECKBAREM SPEICHER
(EN) PROCESSOR UNIT WITH PLUG-IN MEMORY
(FR) ENSEMBLE PROCESSEUR A MEMOIRE ENFICHABLE
Abrégé : front page image
(DE)Es wird eine Prozessoreinheit mit einem Prozessor (7) und einem in die Prozessoreinheit steckbaren Speichermodul (6) vorgeschlagen, welche eine flexiblere Nutzung des Speichermoduls ermöglicht. Dazu ist das Speichermodul in zwei Bereiche einteilbar, von denen ein Bereich in einer EPROM-Betriebsart und der andere Bereich in einer RAM-Betriebsart betreibbar ist, wobei die Prozessoreinheit (3) mit Mitteln versehen ist, welche nach Maßgabe von der Prozessoreinheit (3) zuführbaren Anweisungen die Grenze zwischen den Bereichen automatisch einstellen. Die Erfindung wird in speicherprogrammierbaren Steuerungen angewandt.
(EN)A processor unit has a processor (7) and a memory module (6) that may be plugged into the processor unit. This processor unit (3) allows a more flexible use of the memory module. For that purpose, the memory module is subdivided into two zones, of which one may be operated as an EPROM and the other as a RAM. The processor unit (3) has means that automatically adjust the limits between both zones depending on instructions that may be given by the processor unit (3). The invention is used in stored-program controllers.
(FR)L'ensemble processeur décrit comprend un processeur (7) et un module mémoire (6) enfichable dans l'ensemble processeur. Cet ensemble processeur permet une utilisation plus souple du module mémoire. A cet effet, le module mémoire peut être subdivisé en deux zones. Une zone peut être exploitée à la manière d'une mémoire morte électroniquement programmable et l'autre zone peut être exploitée à la manière d'une mémoire vive. L'ensemble processeur (3) est pourvu de moyens qui règlent automatiquement les limites entre les zones en fonction d'instructions qui peuvent être données par l'ensemble processeur (3). L'invention trouve des applications dans le domaine des dispositifs de commande par programme enregistré.
États désignés : CN, CZ, HU, JP, KR, PL, SG, US.
Office européen des brevets (OEB) (AT, BE, CH, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE).
Langue de publication : allemand (DE)
Langue de dépôt : allemand (DE)