WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO1997002535) CIRCUIT ET PROCEDE DE TRAITEMENT D'IMAGE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/1997/002535    N° de la demande internationale :    PCT/EP1996/002816
Date de publication : 23.01.1997 Date de dépôt international : 27.06.1996
CIB :
G06F 17/14 (2006.01), H04N 7/26 (2006.01), H04N 7/50 (2006.01)
Déposants : MOTOROLA INC. [US/US]; 1303 East Algonquin Road, Schaumburg, IL 60196 (US) (Tous Sauf US).
CLEMENT, Patrick [CH/CH]; (CH) (US Seulement).
YASSA, Fathy, Fouad [US/CH]; (CH) (US Seulement)
Inventeurs : CLEMENT, Patrick; (CH).
YASSA, Fathy, Fouad; (CH)
Mandataire : SPAULDING, Sarah; Motorola, European Intellectual Property Operations, Midpoint, Alencon Link, Basingstoke, Hampshire RG21 7PL (GB)
Données relatives à la priorité :
9513431.8 01.07.1995 GB
Titre (EN) IMAGE PROCESSING CIRCUIT AND METHOD
(FR) CIRCUIT ET PROCEDE DE TRAITEMENT D'IMAGE
Abrégé : front page image
(EN)An image processing circuit for processing DCT coefficients includes an input latch (20) for receiving a DCT coefficient and associated coordinates. A multiplying stage (30) receives an unsigned value of the DCT coefficient and multiplies it by a number of DCT functions to produce a number of products. A decoder (50) provides control signals based on the coordinates and the sign of the DCT coefficient. A multiplexer (60) selects a number of pairs of the products in dependence upon the control signals. An accumulator (80) is arranged to store partial picture element values and adds or substracts each element of the pair to a selected one of the partial picture element values in dependence upon the control signals.
(FR)La présente invention concerne un circuit de traitement d'image assurant un traitement des coefficients de transformées en cosinus discrètes (DCT), et comportant un verrou d'entrée (20) destiné à la réception d'un coefficient DCT et des coordonnées associées. Un étage multiplicateur (30) reçoit une valeur du coefficient DCT, sans signe, et la multiplie par un certain nombre de fonctions DCT de façon à générer un certain nombre de produits. Un décodeur (50) délivre des signaux de commande en se basant sur les coordonnées et le signe du coefficient DCT. Un multiplexeur (60) sélectionne un certain nombre de paires de produits en se basant sur les signaux de commande. Un accumulateur (80) configuré pour stocker des valeurs d'éléments d'images partielles ajoute ou soustrait chacun des éléments d'une paire à une valeur choisie parmi les valeurs d'éléments d'images partielles.
États désignés : JP, US.
Office européen des brevets (OEB) (AT, BE, CH, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)