WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO1996010753) CIRCUIT DE NIVEAU EXTREME
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/1996/010753    N° de la demande internationale :    PCT/IB1995/000782
Date de publication : 11.04.1996 Date de dépôt international : 22.09.1995
CIB :
G01R 19/00 (2006.01), G01R 19/04 (2006.01)
Déposants : PHILIPS ELECTRONICS N.V. [NL/NL]; Groenewoudseweg 1, NL-5621 BA Eindhoven (NL).
PHILIPS NORDEN AB [SE/SE]; Kottbygatan 5, Kista, S-164 85 Stockholm (SE) (SE only)
Inventeurs : VAN LAMMEREN, Johannes, Petrus, Maria; (NL).
LEISTRA, Wietze, Berend; (NL)
Mandataire : STEENBEEK, Leonardus, Johannes; Internationaal Octrooibureau B.V., P.O. Box 220, NL-5600 AE Eindhoven (NL)
Données relatives à la priorité :
94202822.6 30.09.1994 EP
Titre (EN) EXTREME LEVEL CIRCUIT
(FR) CIRCUIT DE NIVEAU EXTREME
Abrégé : front page image
(EN)An extreme level circuit for determining an extreme level off a plurality of input levels includes a plurality of independent parallel branches (T4+M2+M5, T5+M3+M6) with intercoupled output terminals (MAX) from which the extreme level can be taken. Each branch has an input terminal (INA, INB) for receiving a respective one of the input levels, and includes a separate distortion compensation circuit (M2+M5, M3+M6) which is independent of the distortion compensation circuits of the other parallel branches.
(FR)Un circuit de niveau extrême détermine le niveau extrême de plusieurs niveaux d'entrée. Il comprend plusieurs branches parallèles indépendantes (T4+M2+M5, T5+M3+M6), et des bornes de sortie (MAX) inter-couplées à partir desquelles ce niveau extrême peut être reçu. Chaque branche présente une borne d'entrée (INA, INB) qui reçoit un niveau d'entrée respectif, elle comporte un circuit séparé de compensation de distorsion (M2+M5, M3+M6) qui est indépendant des circuits de compensation de distorsion des autres branches parallèles.
États désignés : JP.
Office européen des brevets (OEB) (AT, BE, CH, DE, DK, ES, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)