WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO1996000490) CIRCUIT DE COMMANDE DE PUISSANCE A THYRISTORS
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/1996/000490    N° de la demande internationale :    PCT/US1995/009079
Date de publication : 04.01.1996 Date de dépôt international : 26.06.1995
Demande présentée en vertu du Chapitre 2 :    25.01.1996    
CIB :
H03K 17/725 (2006.01)
Déposants : LEE, Larry, C., Y. [US/US]; (US)
Inventeurs : LEE, Wade; (US)
Mandataire : ARONSON, Elliot, B.; Suite 2450, One Kaiser Plaza, Oakland, CA 94612 (US)
Données relatives à la priorité :
08/266,008 27.06.1994 US
Titre (EN) THYRISTOR POWER CONTROL CIRCUIT
(FR) CIRCUIT DE COMMANDE DE PUISSANCE A THYRISTORS
Abrégé : front page image
(EN)A circuit arrangement and method for firing a gated thyristor (13) used for applying electrical power to a load (14), in response to a trigger signal, from a live power lead (11) and a neutral power lead (10) such as found in the common household electrical service. The load to be energized in response to the trigger signals is connected between the neutral power lead (10) and one of the thyristor main terminals (22), the other thyristor main terminal (21) being connected to the live power lead (11). The live power lead is biased at a negative potential with respect to the neutral power lead to define a circuit ground at the negative potential. A gate circuit (31, 32, 34) is connected between the gate terminal (23) and the circuit ground for applying a potential to the gate terminal in response to the trigger signal that is at least as great as the thyristor's characteristic threshold potential for enabling current flow between the thyristor main terminals and thereby energizing the load. The potential applied to the gate terminal is thus negative with respect to the neutral power lead. In one embodiment the gate circuit is provided by a single transistor (31) switched on by the trigger signal and connected in line with a diode (34) and resistor (32) between the gate terminal and the circuit ground.
(FR)Configuration de circuit et procédé d'amorçage d'un thyristor à gâchette (13) utilisé pour appliquer de la puissance électrique à une charge (14), en réponse à un signal de déclenchement, à partir d'une ligne de puissance sous tension (11) et d'une ligne de puissance neutre (10) telles que celles que l'on trouve dans l'alimentation électrique classique des ménages. La charge à exciter en réponse au signal de déclenchement est connectée entre la ligne de puissance neutre (10) et l'une (22) des principales bornes du thyristor, l'autre borne principale (21) du thyristor étant connectée à la ligne de puissance sous tension (11). La ligne de puissance sous tension est polarisée à un potentiel négatif par rapport à la ligne de puissance neutre de manière à définir un circuit de mise à la terre au potentiel négatif. Un circuit de gâchette (31, 32, 34) est connecté entre la borne de gâchette (23) et le circuit de mise à la terre pour appliquer un potentiel à la borne de gâchette en réponse au signal de déclenchement, qui est au moins aussi grand que le potentiel de seuil caractéristique du thyristor pour permettre le passage de courant entre les bornes principales du thyristor et ainsi exciter la charge. Le potentiel appliqué à la borne de gâchette est donc négatif par rapport à la ligne de puissance neutre. Dans un mode de réalisation, le circuit de gâchette est fourni par un seul transistor (31) mis en circuit par le signal de déclenchement et connecté en ligne à une diode (34) et une résistance (32) entre la borne de gâchette et le circuit de mise à la terre.
États désignés : AU, CA, CN, JP.
Office européen des brevets (OEB) (AT, BE, CH, DE, DK, ES, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)