Traitement en cours

Veuillez attendre...

Paramétrages

Paramétrages

Aller à Demande

1. WO1995006378 - INTERFACE SERIE POUR APPLICATION DANS L'INDUSTRIE AUTOMOBILE POSSEDANT UN NOMBRE REDUIT DE REGISTRES TAMPONS DE TRANSMISSION ET DE RECEPTION

Numéro de publication WO/1995/006378
Date de publication 02.03.1995
N° de la demande internationale PCT/US1994/007099
Date du dépôt international 24.06.1994
CIB
H04L 12/413 2006.01
HÉLECTRICITÉ
04TECHNIQUE DE LA COMMUNICATION ÉLECTRIQUE
LTRANSMISSION D'INFORMATION NUMÉRIQUE, p.ex. COMMUNICATION TÉLÉGRAPHIQUE
12Réseaux de données à commutation
28caractérisés par la configuration des liaisons, p.ex. réseaux locaux ou réseaux étendus
40Réseaux à ligne bus
407avec commande décentralisée
413avec accès aléatoire, p.ex. accès multiple avec détection de porteuse et détection de collision (CSMA-CD)
H04L 29/06 2006.01
HÉLECTRICITÉ
04TECHNIQUE DE LA COMMUNICATION ÉLECTRIQUE
LTRANSMISSION D'INFORMATION NUMÉRIQUE, p.ex. COMMUNICATION TÉLÉGRAPHIQUE
29Dispositions, appareils, circuits ou systèmes non couverts par un seul des groupes H04L1/-H04L27/135
02Commande de la communication; Traitement de la communication
06caractérisés par un protocole
CPC
H04L 12/40013
HELECTRICITY
04ELECTRIC COMMUNICATION TECHNIQUE
LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
12Data switching networks
28characterised by path configuration, e.g. local area networks [LAN], wide area networks [WAN]
40Bus networks
40006Architecture of a communication node
40013Details regarding a bus controller
H04L 2012/40215
HELECTRICITY
04ELECTRIC COMMUNICATION TECHNIQUE
LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
12Data switching networks
28characterised by path configuration, e.g. local area networks [LAN], wide area networks [WAN]
40Bus networks
40208characterized by the use of a particular bus standard
40215Controller Area Network CAN
H04L 2012/40273
HELECTRICITY
04ELECTRIC COMMUNICATION TECHNIQUE
LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
12Data switching networks
28characterised by path configuration, e.g. local area networks [LAN], wide area networks [WAN]
40Bus networks
40267Bus for use in transportation systems
40273the transportation system being a vehicle
H04L 29/06
HELECTRICITY
04ELECTRIC COMMUNICATION TECHNIQUE
LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
29Arrangements, apparatus, circuits or systems, not covered by a single one of groups H04L1/00 - H04L27/00
02Communication control
06characterised by a protocol
H04L 49/90
HELECTRICITY
04ELECTRIC COMMUNICATION TECHNIQUE
LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
49Packet switching elements
90Queuing arrangements
H04L 49/9068
HELECTRICITY
04ELECTRIC COMMUNICATION TECHNIQUE
LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
49Packet switching elements
90Queuing arrangements
9063Intermediate storage in different physical parts of a node or terminal
9068in the network interface card
Déposants
  • NATIONAL SEMICONDUCTOR CORPORATION [US]/[US]
Inventeurs
  • EMBACHER, Martin, K.
  • UTZ, Hubert, W.
Mandataires
  • PITRUZZELLA, Vincenzo, D.
Données relatives à la priorité
08/111,38324.08.1993US
Langue de publication anglais (EN)
Langue de dépôt anglais (EN)
États désignés
Titre
(EN) SERIAL INTERFACE FOR AUTOMOTIVE APPLICATION HAVING REDUCED NUMBER OF TRANSMIT AND RECEIVE BUFFER REGISTERS
(FR) INTERFACE SERIE POUR APPLICATION DANS L'INDUSTRIE AUTOMOBILE POSSEDANT UN NOMBRE REDUIT DE REGISTRES TAMPONS DE TRANSMISSION ET DE RECEPTION
Abrégé
(EN)
An integrated circuit provides two transmit registers and two receive registers which operate in combination with software executing in a core processor of the integrated circuit to implement the equivalent of an eight byte transmit buffer and an 8-byte receive buffer of a CAN interface. The core processor may determine that successive bytes of data to be transmitted should be loaded into the two transmit registers by either polling a transmit buffer empty bit in the CAN interface or by responding to a hardware interrupt generated by the CAN interface. Similarly, the core processor may determine that bytes of data already received by the CAN interface should be read from the two receive registers of the CAN interface before successive data bytes received by the CAN interface overwrite the data by either polling a receive buffer full bit in the CAN interface or by responding to a hardware interrupt generated by the CAN interface.
(FR)
Circuit intégré comprenant deux registres de transmission et deux registres de réception qui fonctionnent en association avec des logiciels s'exécutant dans un processeur central du circuit intégré afin de mettre en ÷uvre l'équivalent d'un tampon octotransmetteur et d'un tampon octorécepteur d'une interface CAN. Le processeur central peut déterminer que des octets successifs de données à transmettre doivent être chargés dans les deux registres de transmission, soit en interrogeant un élément binaire vide du tampon de transmission dans l'interface CAN, soit en répondant à une interruption du matériel produite par l'interface CAN. De façon similaire, le processeur central peut déterminer que des octets de données déjà reçus par l'interface CAN doivent être lus à partir des deux registres de réception de l'interface CAN avant que les octets de données successifs reçus par l'interface CAN ne recouvrent les données, soit en interrogeant un élément binaire plein du tampon de réception dans l'interface CAN, soit en répondant à une interruption du matériel produite par l'interface CAN.
Également publié en tant que
Dernières données bibliographiques dont dispose le Bureau international