WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO1994014121) ARCHITECTURE DE SOUS-SYSTEME E/S RAPIDE A STRUCTURE ARBORESCENTE D'ECHELLE VARIABLE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/1994/014121    N° de la demande internationale :    PCT/US1993/011847
Date de publication : 23.06.1994 Date de dépôt international : 06.12.1993
CIB :
G06F 13/40 (2006.01)
Déposants : COMPAQ COMPUTER CORPORATION [US/US]; 20555 State Highway 249, Houston, TX 77070 (US)
Inventeurs : WOOTEN, David, R.; (US).
MILLER, Craig, A.; (US).
LEIGH, Kevin, B.; (US).
COSTLEY, Robert, Brett; (US).
SIMONICH, Christopher, E.; (US)
Mandataire : BURDETT, James, R.; Compaq Computer Corporation, Mail Stop 060803, 20555 State Highway 249, Houston, TX 77070 (US)
Données relatives à la priorité :
986,918 08.12.1992 US
007,333 21.01.1993 US
Titre (EN) SCALABLE TREE STRUCTURED HIGH SPEED I/O SUBSYSTEM ARCHITECTURE
(FR) ARCHITECTURE DE SOUS-SYSTEME E/S RAPIDE A STRUCTURE ARBORESCENTE D'ECHELLE VARIABLE
Abrégé : front page image
(EN)A point to point connection architecture for a computer I/O subsystem, resulting in a scalable tree structure. A Master I/O Concentrator (MIOC) is connected to the host bus and handles conversion between a bus oriented structure and the tree structure of the I/O subsystem. Ports away from the host bus are downstream ports and conform to a simple byt wide message protocol. Various IOCs and devices can be attached to one of the downstream ports on the MIOC. The MIOC directs transmissions to the appropriate channel based on a geographical addressing scheme. The IOC connections act as further points of branching. Ultimately IOD or I/O devices are reached, having an upstream port for connection to the IOC and a downstream port and internal logic appropriate for the particular peripheral device. Various registers are present in the IOCs and the IODs to allow determination of the topology and particular devices present. Messages and commands are transfered in the I/O subsystem in defined packets. Various read, write and exchange commands are used, with a read response being utilized to allow split transaction read operations. Certain status and control commands are also present. Interrupts are handled by having the interrupt levels correspond to memory addresses of the programmable interrupt controller, thus allowing simple selection of interrupts to be generated by the devices and no need for separate wiring.
(FR)L'invention se rapporte à une architecture de connexion point à point pour un sous-système E/S d'ordinateur, qui résulte en une structure arborescente d'échelle variable. A cet effet, un concentrateur E/S maître (MIOC) est connecté au bus hôte et traite les opérations de conversion entre une structure orientée vers le bus et la structure arborescente du sous-système E/S. Des ports, situés à une certaine distance du bus hôte, forment des ports en aval et sont conformes à un simple protocole d'envoi de messages longue distance sous forme d'octets. Divers concentrateurs E/S et divers dispositifs peuvent être branchés à l'un des ports en aval du concentrateur E/S maître. Celui-ci dirige les transmissions vers le canal approprié, sur la base d'un plan d'adressage géographique. Les connexions des concentrateurs E/S servent de point supplémentaire de branchement. On peut même atteindre en dernier lieu des dispositifs E/S, lesquels comportent un port en amont pour être connectés aux concentrateurs E/S et ils comprennent également un port en aval ainsi qu'une logique interne appropriés au dispositif périphérique utilisé. Divers registres sont présents dans le concentrateur E/S et dans le dispositif E/S, pour qu'on puisse déterminer la topologie et les dispositifs particuliers présents. Les messages et les instructions sont transférés dans le sous-système E/S en paquets définis. Diverses instructions de lecture, d'écriture et d'échange sont utilisées, une réponse de lecture étant utilisée pour permettre des opérations de lecture de transactions fractionnées. Certaines instructions d'état et de commande sont également présentes. On traite les interruptions en faisant correspondre les niveaux d'interruption aux adresses de mémoire du contrôleur d'interruption programmable, pour qu'une simple sélection des interruptions puisse être produite par les dispositifs et pour qu'il ne soit pas nécessaire d'utiliser des câblages séparés.
États désignés : AT, AU, BR, CA, CH, DE, DK, ES, FI, GB, JP, KR, LU, NL, NO, NZ, PL, PT, RU, SE.
Office européen des brevets (OEB) (AT, BE, CH, DE, DK, ES, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, ML, MR, NE, SN, TD, TG).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)