PATENTSCOPE sera indisponible quelques heures pour des raisons de maintenance le mardi 19.11.2019 à 16:00 CET
Recherche dans les collections de brevets nationales et internationales
Certains contenus de cette application ne sont pas disponibles pour le moment.
Si cette situation persiste, veuillez nous contacter àObservations et contact
1. (WO1993018582) COMMANDE D'AMPLIFICATEURS
Dernières données bibliographiques dont dispose le Bureau international

N° de publication : WO/1993/018582 N° de la demande internationale : PCT/GB1993/000489
Date de publication : 16.09.1993 Date de dépôt international : 09.03.1993
CIB :
H03F 1/30 (2006.01) ,H03F 3/30 (2006.01)
H ÉLECTRICITÉ
03
CIRCUITS ÉLECTRONIQUES FONDAMENTAUX
F
AMPLIFICATEURS
1
Détails des amplificateurs comportant comme éléments d'amplification uniquement des tubes à décharge, uniquement des dispositifs à semi-conducteurs ou uniquement des composants non spécifiés
30
Modifications des amplificateurs pour réduire l'influence des variations de la température ou de la tension d'alimentation
H ÉLECTRICITÉ
03
CIRCUITS ÉLECTRONIQUES FONDAMENTAUX
F
AMPLIFICATEURS
3
Amplificateurs comportant comme éléments d'amplification uniquement des tubes à décharge ou uniquement des dispositifs à semi-conducteurs
30
Amplificateurs push-pull à sortie unique; Déphaseurs pour ceux-ci
Déposants :
JONES, Keith [GB/GB]; GB
Inventeurs :
JONES, Keith; GB
Mandataire :
EDER, Ephry; E. Eder & Co. 39 Cranbrook Road Ilford Essex IG1 4PA, GB
Données relatives à la priorité :
9205295.011.03.1992GB
Titre (EN) CONTROLLING AMPLIFIERS
(FR) COMMANDE D'AMPLIFICATEURS
Abrégé :
(EN) The specification describes a method of operating an amplifier, and an amplifier, having an output stage receiving an input signal and generating an output signal, which further includes monitoring the output stage quiescent current and controlling the input to the output stage in response to the monitored level to prevent the quiescent current falling below a predetermined level. Current monitoring is effected in the current path of the output stage remote from the signal path and provides that a voltage is fed negatively to the stage input whilst the stage quiescent current is less than a second predetermined level to maintain the quiescent current in the stage at a pre-set level. A described amplifier includes a pair of emitter-coupled transistors the collectors of which are coupled to respective DC supply rails, the collector circuit of one or both transistors including a shunted pair of linear (resistive) and non-linear (diode) elements across which the feed back voltage is developed. The input signal is fed to the transistor bases across a resistor driven via the base-collector path or paths of one or more further transistors to the emitter (of each) of which is applied the feed back voltage. The or each path carrying the feed back voltage includes a resistor and a capacitor is provided coupling the emitter of the or each further transistor to a respective supply rail to effect AC isolation of the arrangement.
(FR) L'invention concerne un procédé de commande d'un amplificateur, et un amplificateur présentant un étage de sortie recevant un signal d'entrée et générant un signal de sortie, qui de plus consiste à surveiller le courant de repos de l'étage de sortie et à commander l'entrée de l'étage de sortie en réponse au niveau surveillé pour éviter que le courant de repos ne tombe au dessous d'un niveau prédéterminé. La surveillance du courant s'effectue dans le chemin du courant de l'étage de sortie distant du chemin du signal et fait en sorte qu'une tension soit fournie négativement à l'entrée de l'étage pendant que le courant de repos de l'étage est inférieur à un second niveau prédéterminé, de manière à maintenir le courant de repos dans l'étage à un niveau pré-réglé. L'amplificateur décrit comprend une paire de transistors à couplage par les émetteurs dont les collecteurs sont couplés à des pôles d'alimentation en courant continu; le circuit collecteur de l'un ou des deux transistors comprend une paire d'éléments linéaire (résistifs) et non-linéaire (diode) pontés à travers lesquels la tension de retour se propage. Le signal d'entrée est fourni aux bases des transistors par une résistance excitée via le ou les chemins base-collecteur d'un ou de plusieurs transistors à l'émetteur desquels (de chacun) la tension de retour est appliquée. Le chemin, ou chaque chemin, portant la tension de retour comprend une résistance et un condensateur est prévu pour coupler l'émetteur de l'autre ou de chaque autre transistor à un pôle d'alimentation respectif, pour isoler en courant alternatif le dispositif.
États désignés : AT, AU, BB, BG, BR, CA, CH, CZ, DE, DK, ES, FI, GB, HU, JP, KP, KR, LK, LU, MG, MN, MW, NL, NO, NZ, PL, RO, RU, SD, SE, SK, UA, US
Office européen des brevets (OEB) (AT, BE, CH, DE, DK, ES, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE)
Organisation africaine de la propriété intellectuelle (OAPI) (BF, BJ, CF, CG, CI, CM, GA, GN, ML, MR, SN, TD, TG)
Langue de publication : Anglais (EN)
Langue de dépôt : Anglais (EN)
Également publié sous:
AU1993036437