WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO1993015580) CIRCUIT SERVANT A DETECTER UN SIGNAL OBJET A PARTIR D'UN SIGNAL D'ENTREE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/1993/015580    N° de la demande internationale :    PCT/JP1993/000100
Date de publication : 05.08.1993 Date de dépôt international : 28.01.1993
CIB :
G06F 1/32 (2006.01), H04L 7/04 (2006.01), H04Q 1/30 (2006.01), H04Q 1/50 (2006.01)
Déposants : FUJITSU LIMITED [JP/JP]; 1015, Kamikodanaka, Nakahara-ku, Kawasaki-shi, Kanagawa 211 (JP) (Tous Sauf US).
AWATA, Yutaka [JP/JP]; (JP) (US Seulement).
KAKUISHI, Mitsuo [JP/JP]; (JP) (US Seulement)
Inventeurs : AWATA, Yutaka; (JP).
KAKUISHI, Mitsuo; (JP)
Mandataire : ITOH, Tadahiko; Room 1010, Shuwa Kioicho TBR, 7, Kojimachi 5-chome, Chiyoda-ku, Tokyo 102 (JP)
Données relatives à la priorité :
4/14175 29.01.1992 JP
Titre (EN) CIRCUIT FOR DETECTING OBJECT SIGNAL FROM INPUT SIGNAL
(FR) CIRCUIT SERVANT A DETECTER UN SIGNAL OBJET A PARTIR D'UN SIGNAL D'ENTREE
Abrégé : front page image
(EN)An input analog signal having periodicity is converted to a 1-bit digital signal by an A/D convertor (42) and is then converted to a parallel signal by a serial-parallel convertor (43). Correlation between the parallel signal and a reference signal train is calculated by a correlation device (45). When this correlationship is obtained, it is held by a hold circuit (48) and a tone signal detection result is outputted. In this way, the tone signal is detected by a simple circuit construction having low power consumption.
(FR)Un signal d'entrée analogique présentant une certaine périodicité est converti en un signal numérique de 1 bit par un convertisseur analogique/numérique (42) et est ensuite converti en un signal parallèle par un convertisseur série/parallèle (43). La corrélation entre le signal parallèle et un train de signaux de référence est calculée par un dispositif de corrélation (45). Une fois obtenue, cette correlation est bloquée par un circuit de blocage (48) et un résultat de détection de signal de fréquence audible est émis. De cette façon, le signal à fréquence audible est détecté au moyen d'un circuit de construction simple et à faible consommation de puissance.
États désignés : JP, US.
Office européen des brevets (OEB) (DE, GB).
Langue de publication : japonais (JA)
Langue de dépôt : japonais (JA)