WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO1993015557) PROCEDE POUR RACCORDER EN CASCADE DES MODULATEURS SIGMA-DELTA ET SYSTEME MODULATEUR SIGMA-DELTA
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/1993/015557    N° de la demande internationale :    PCT/FI1993/000027
Date de publication : 05.08.1993 Date de dépôt international : 28.01.1993
Demande présentée en vertu du Chapitre 2 :    19.08.1993    
CIB :
H03M 3/02 (2006.01)
Déposants : RITONIEMI, Tapani [FI/FI]; (FI).
KAREMA, Teppo [FI/FI]; (FI) (US Seulement).
TENHUNEN, Hannu [FI/FI]; (FI) (US Seulement)
Inventeurs : RITONIEMI, Tapani; (FI).
KAREMA, Teppo; (FI).
TENHUNEN, Hannu; (FI)
Mandataire : OY KOLSTER AB; Stora Robertsgatan 23, P.O. Box 148, SF-00121 Helsinki (FI)
Données relatives à la priorité :
920378 28.01.1992 FI
Titre (EN) METHOD FOR CASCADING SIGMA-DELTA MODULATORS AND A SIGMA-DELTA MODULATOR SYSTEM
(FR) PROCEDE POUR RACCORDER EN CASCADE DES MODULATEURS SIGMA-DELTA ET SYSTEME MODULATEUR SIGMA-DELTA
Abrégé : front page image
(EN)The invention relates to a method for cascading two or more feedforward-type sigma-delta modulators, and a modulator system comprising at least two cascaded modulators (1, 2). According to the invention, each subsequent modulator (2) in the cascade quantizes the integrated signal estimate error (e) of the preceding modulator (1), the quantized error (e') is differentiated (3) and subtracted (6) from the quantized output signal (D') of the preceding modulator (1).
(FR)L'invention concerne un procédé pour raccorder en cascade deux ou plusieurs modulateurs du type à alimentation par l'avant sigma-delta, et un système de modulateur comportant au moins deux modulateurs en cascade (1, 2). Selon l'invention, chaque modulateur (2) suivant dans la cascade quantifie l'erreur estimée (e) du signal intégré du modulateur précédent (1); l'erreur quantifiée (e') est differenciée (3) et soustraite (6) du signal de sortie (D') quantifié du modulateur précédent (1).
États désignés : CA, JP, KR, US.
Office européen des brevets (OEB) (AT, BE, CH, DE, DK, ES, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE).
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)