WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO1993015498) CIRCUIT DE CONTROLE DE PHASE DESTINE A UN SIGNAL VIDEO
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/1993/015498    N° de la demande internationale :    PCT/JP1993/000033
Date de publication : 05.08.1993 Date de dépôt international : 12.01.1993
CIB :
G09G 3/20 (2006.01), H04N 3/12 (2006.01)
Déposants : FANUC LTD [JP/JP]; 3580, Shibokusa Aza-Komanba, Oshinomura, Minamitsuru-gun, Yamanashi 401-05 (JP) (Tous Sauf US).
FURUTA, Satoshi [JP/JP]; (JP) (US Seulement)
Inventeurs : FURUTA, Satoshi; (JP)
Mandataire : HATTORI, Kiyoshi; Hattori Patent Office, Horiei Center Building, 3-9, Motoyokoyamacho 2-chome, Hachioji-shi, Tokyo 192 (JP)
Données relatives à la priorité :
4/9668 23.01.1992 JP
Titre (EN) CIRCUIT FOR CONTROLLING PHASE OF VIDEO SIGNAL
(FR) CIRCUIT DE CONTROLE DE PHASE DESTINE A UN SIGNAL VIDEO
Abrégé : front page image
(EN)A circuit for controlling the phase of a video signal, wherein control of the phases of a video signal and a sampling clock is performed automatically, and the operability thereof is improved. A delay circuit (24) outputs delayed clocks (DP) whose phases are different from each other. According to switching signals (SS1-SS3) outputted from a control circuit (23), switching circuits (25a-25c) select respectively one of the delayed clocks (DP) having different phases from each other. Counters (28a-28c) count the numbers of pixel data (ED) which are latched by data latching circuits (26a-26c) at every time of output of the delayed clocks (DP) from the corresponding switching circuits (25a-25c). The control circuit (23) confirms these counted values of every picture frame. When all these counted values are respectively the same values or high counted by the counter (28b) in the first sampling picture frame, a switching circuit (25d) is made to select a clock having the same phase as that of the delayed clock (DP) of the switching circuit (25b), and is made to output it to a panel display.
(FR)Un circuit permet de contrôler la phase d'un signal vidéo et une horloge d'échantillonnage de façon automatique et nettement plus pratique. Un circuit de retard (24) fournit des signaux d'horloge retardés (DP) dont les phases diffèrent entre elles. En fonction des signaux de commutation (SS1-SS3) provenant d'un circuit de contrôle (23), des circuits de commutation (25a-25c) sélectionnent chacun un des signaux d'horloge retardés (DP) dont les phases diffèrent entre elles. Des compteurs (28a-28c) dénombrent les données de pixels (ED) qui sont verrouillées par des circuits de verrouillage de données (26a-26c) à chaque envoi de signaux d'horloge retardés (DP) par les circuits de commutation correspondants (25a-25c). Le circuit de contrôle (23) vérifie ces valeurs dénombrées pour chaque trame d'image. Lorsque toutes ces valeurs dénombrées sont identiques aux mêmes valeurs telles que dénombrées par le compteur (28b) lors du premier échantillonnage de trame d'image, un circuit de commutation (25d) choisit une horloge présentant la même phase que celle des signaux d'horloge retardés (DP) provenant du circuit de commutation (25b) et l'affiche en sortie sur un panneau.
États désignés : KR, US.
Office européen des brevets (OEB) (AT, BE, CH, DE, DK, ES, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE).
Langue de publication : japonais (JA)
Langue de dépôt : japonais (JA)