Traitement en cours

Veuillez attendre...

PATENTSCOPE sera indisponible durant quelques heures pour des raisons de maintenance le samedi 31.10.2020 à 7:00 AM CET
Paramétrages

Paramétrages

Aller à Demande

1. WO1992017939 - COMPARATEUR A ACTIVATION PAR IMPULSION CMOS

Numéro de publication WO/1992/017939
Date de publication 15.10.1992
N° de la demande internationale PCT/US1992/002740
Date du dépôt international 03.04.1992
CIB
H03K 3/356 2006.01
HÉLECTRICITÉ
03CIRCUITS ÉLECTRONIQUES FONDAMENTAUX
KTECHNIQUE DE L'IMPULSION
3Circuits pour produire des impulsions électriques; Circuits monostables, bistables ou multistables
02Générateurs caractérisés par le type de circuit ou par les moyens utilisés pour produire des impulsions
353par l'utilisation, comme éléments actifs, de transistors à effet de champ avec réaction positive interne ou externe
356Circuits bistables
H03K 5/24 2006.01
HÉLECTRICITÉ
03CIRCUITS ÉLECTRONIQUES FONDAMENTAUX
KTECHNIQUE DE L'IMPULSION
5Manipulation d'impulsions non couvertes par l'un des autres groupes principaux de la présente sous-classe
22Circuits présentant plusieurs entrées et une sortie pour comparer des impulsions ou des trains d'impulsions entre eux en ce qui concerne certaines caractéristiques du signal d'entrée, p.ex. la pente, l'intégrale
24la caractéristique étant l'amplitude
CPC
H03K 3/35613
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
KPULSE TECHNIQUE
3Circuits for generating electric pulses; Monostable, bistable or multistable circuits
02Generators characterised by the type of circuit or by the means used for producing pulses
353by the use, as active elements, of field-effect transistors with internal or external positive feedback
356Bistable circuits
356104using complementary field-effect transistors
356113using additional transistors in the input circuit
35613the input circuit having a differential configuration
H03K 5/2481
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
KPULSE TECHNIQUE
5Manipulating of pulses not covered by one of the other main groups of this subclass
22Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral
24the characteristic being amplitude
2472using field effect transistors
2481with at least one differential stage
H03K 5/249
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
KPULSE TECHNIQUE
5Manipulating of pulses not covered by one of the other main groups of this subclass
22Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral
24the characteristic being amplitude
2472using field effect transistors
249using clock signals
Déposants
  • ANALOG DEVICES, INC. [US]/[US]
Inventeurs
  • VINCELETTE, Scott
Mandataires
  • HENRY, Steven, J.
Données relatives à la priorité
681,12205.04.1991US
Langue de publication anglais (EN)
Langue de dépôt anglais (EN)
États désignés
Titre
(EN) CMOS STROBED COMPARATOR
(FR) COMPARATEUR A ACTIVATION PAR IMPULSION CMOS
Abrégé
(EN)
An all CMOS voltage comparator circuit which incorporates a strobed latch. A strobe signal precharges the entire circuit to a known state which is independent of the input voltages and in which substantially no static current is drawn. Under static conditions after the circuit has been strobed, the source-coupled pair (52, 54) is virtually disconnected from the supply voltage(s) and draws almost no current, as well. When the circuit is strobed, a source-coupled FET pair (52, 54) amplifies the differential input signal, with positive feedback provided through a pair of cross-coupled PMOS load transistors (36, 38) as well as cross-coupled NMOS cascode transistors (46, 48). The source-coupled pair feeds a pair of output buffers (62-68) or drivers, whose FETS are sized such that a 'low' voltage level is generated on both outputs until the source-coupled pair resolves the input voltage difference (i.e., the differential input voltage exceeds the switching threshold). At that time, the outputs become complementary digital levels and are usable.
(FR)
Circuit comparateur de tension CMOS comprenant un dispositif de verrouillage activé par une impulsion. Un signal de verrouillage précharge le circuit tout entier à un état connu qui est indépendant des tensions d'entrée et dans lequel pratiquement aucun courant statique n'est prélevé. Dans des conditions statiques, après que le circuit a été activé par une impulsion, la paire reliée à la source (52, 54) est en fait déconnectée de la (des) tension(s) de réseau et ne prélève elle non plus presque aucun courant. Lorsque le circuit est activé par une impulsion, une pair (57, 54) de TEC reliée à la source amplifie le signal d'entrée de différentiel, la rétroréaction positive étant fournie par l'intermédiaire d'une paire de transistors (36, 38) de charge MOS à canal P interconnectés, ainsi que de transistors (46, 48) cascades MOS à canal N interconnectés. La paire interconnectée alimente une paire de tampons de sortie (62-68) ou circuits d'attaque dont les TEC ont une taille telle qu'un niveau de tension 'bas' est généré sur les deux sorties jusqu'à ce que la paire interconnectée résolve la différence de tension d'entrée (c'est-à-dire que la tension d'entrée différentielle dépasse le seuil de commutation). A ce moment-là, les sorties obtiennent des niveaux numériques complémentaires et sont utilisables.
Également publié en tant que
Dernières données bibliographiques dont dispose le Bureau international