Traitement en cours

Veuillez attendre...

PATENTSCOPE sera indisponible durant quelques heures pour des raisons de maintenance le samedi 31.10.2020 à 7:00 AM CET
Paramétrages

Paramétrages

Aller à Demande

1. WO1992017028 - DOUBLEUR DE LIGNE EXPANSIBLE PAR ADJONCTION DE MEMOIRES DE CHAMP POUR RECEPTEUR DE TELEVISION

Numéro de publication WO/1992/017028
Date de publication 01.10.1992
N° de la demande internationale PCT/US1992/001800
Date du dépôt international 16.03.1992
CIB
H04N 5/44 2006.01
HÉLECTRICITÉ
04TECHNIQUE DE LA COMMUNICATION ÉLECTRIQUE
NTRANSMISSION D'IMAGES, p.ex. TÉLÉVISION
5Détails des systèmes de télévision
44Circuits de réception
CPC
H04N 7/012
HELECTRICITY
04ELECTRIC COMMUNICATION TECHNIQUE
NPICTORIAL COMMUNICATION, e.g. TELEVISION
7Television systems
01Conversion of standards ; , e.g. involving analogue television standards or digital television standards processed at pixel level
0117involving conversion of the spatial resolution of the incoming video signal
012Conversion between an interlaced and a progressive signal
Y10S 348/911
YSECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
10TECHNICAL SUBJECTS COVERED BY FORMER USPC
STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
348Television
911Line doubler adapted for reproducing program originally from film, e.g. 24 frame per second
Déposants
  • FAROUDJA, Yves, C. [FR]/[US]
Inventeurs
  • FAROUDJA, Yves, C.
  • BIALO, Charles, Albert
Mandataires
  • GALLAGHER, Thomas, A.
Données relatives à la priorité
671,47819.03.1991US
Langue de publication anglais (EN)
Langue de dépôt anglais (EN)
États désignés
Titre
(EN) FIELD MEMORY EXPANSIBLE LINE DOUBLER FOR TELEVISION RECEIVER
(FR) DOUBLEUR DE LIGNE EXPANSIBLE PAR ADJONCTION DE MEMOIRES DE CHAMP POUR RECEPTEUR DE TELEVISION
Abrégé
(EN)
A scan line doubler (10) includes an input for receiving a video signal (32, 70) at a first scan rate, an output (50, 64, 68) for providing a video signal at a second scan rate twice the first scan rate, a main path leading between the input and the output. The main path includes a scan line interpolation circuit (45, 74) for averaging pixels over two adjacent lines, a two-to-one scan line compression circuit (48, 76) for compressing original and interpolation scan lines into a scan line doubled format, and an optional additive path insertion location (16) between the interpolation circuit and the two-to-one line compression circuit. An openable connection path bridging (20) the optional additive path insertion location is replaceable with an additive signal processing path including a field delayed pixel extraction circuit (22, 24), a control circuit (98) for generating a control in relation to detection of motion within the main path video signal, and a combining circuit (88) responsive to the control for adding to the main path the one field delayed pixels and subtracting the line interpolated pixels, whereby when the optional path is connected, the scan line doubler (10) operates in the horizontal, vertical and temporal domain, and when the optional path is not connected, the scan line doubler (10) operates in the horizontal and vertical domains. An improved and simplified three-dimensional scan line doubler is an aspect of the present invention.
(FR)
Un doubleur de ligne de balayage (10) comprend une entrée qui reçoit un signal vidéo (32, 70) à une première cadence de balayage, une sortie (50, 64, 68) qui fournit un signal vidéo à une deuxième cadence de balayage deux fois plus rapide que la première, un chemin principal qui passe entre l'entrée et la sortie. Le chemin principal comprend un circuit d'interpolation de ligne de balayage (46, 74) pour déterminer la valeur moyenne des pixels sur deux lignes adjacentes, un circuit de compression 2:1 (48, 76) de ligne de balayage qui comprime les lignes de balayage d'origine et d'interpolation en un format doublé de ligne de balayage, ainsi qu'une position d'insertion de chemin additif facultatif (16) entre le circuit d'interpolation et le circuit de compression de ligne 2:1. Un chemin de connexion (20) qui peut être ouvert et qui établit une liaison avec la position d'insertion du chemin additif facultatif peut être remplacé par un chemin de traitement de signal additif, avec un circuit d'extraction de pixels à temporisation par champ (22, 24), un circuit de commande (98) pour générer une commande en ce qui concerne la détection de mouvement dans le signal vidéo de chemin principal, et un circuit de combinaison (88) qui réagit à la commande pour ajouter au chemin principal les pixels à temporisation par champ unique et soustraire les pixels à interpolation de ligne. Lorsque le chemin facultatif est branché, le doubleur de ligne de balayage (10) fonctionne dans le domaine horizontal, vertical et temporel, et lorsque le chemin facultatif n'est pas branché le doubleur de ligne de balayage (10) fonctionne dans les domaines horizontal et vertical. Un aspect de la présente invention concerne un doubleur de ligne de balayage tridimensionnel perfectionné et simplifié.
Également publié en tant que
Dernières données bibliographiques dont dispose le Bureau international