WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO1992016891) CONVERTISSEUR D'EXPRESSION NUMERIQUE ET PROCESSEUR VECTORIEL L'UTILISANT
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/1992/016891    N° de la demande internationale :    PCT/JP1992/000324
Date de publication : 01.10.1992 Date de dépôt international : 18.03.1992
CIB :
G06F 17/10 (2006.01), H03M 7/24 (2006.01)
Déposants : FUJITSU LIMITED [JP/JP]; 1015, Kamikodanaka, Nakahara-ku, Kawasaki-shi, Kanagawa 211 (JP) (Tous Sauf US).
HATTA, Koichi [JP/JP]; (JP) (US Seulement)
Inventeurs : HATTA, Koichi; (JP)
Mandataire : ITOH, Tadahiko; Room 1010, Shuwa Kioicho TBR, 7, Kojimachi 5-chome, Chiyoda-ku, Tokyo 102 (JP)
Données relatives à la priorité :
3/55183 19.03.1991 JP
Titre (EN) NUMERICAL EXPRESSION CONVERTER AND VECTOR PROCESSOR USING THE SAME
(FR) CONVERTISSEUR D'EXPRESSION NUMERIQUE ET PROCESSEUR VECTORIEL L'UTILISANT
Abrégé : front page image
(EN)In a device for converting a floating-point expression into fixed-point expression, a decimal alignment means (12) shifts the digits of the mantissa (M) of a number to form a fixed point number depending on the exponent (E). When the sign part (S) of a floating-point number is negative, the integer part of the shifted number is inverted by a bit inversion means (31). At the time of shifting, the value of a carry digit is determined by a carry determining means (32) based on the data that indicates whether there are digits on the right side of the decimal point and a truncate direction instruction given from an external unit. Thereafter, the value output from the bit inversion means (31) and the carried value determined by the means (32) are added through an adder means (33) which then outputs the sum in the fixed point system. The above constitution enables the operation speed to be increased and the circuit constitution to be simplified. Further, the above numerical expression converter can be adapted to a vector processor unit that calculates vector data.
(FR)Dans un dispositif de conversion d'une expression de virgule flottante en une expression de virgule fixe un moyen d'alignement décimal (12) décale les chiffres de la mantisse (M) d'un nombre pour former un nombre à virgule fixe dépendant de l'exposant (E). Lorsque la partie du signe (S) d'un nombre à virgule flottante est négative, la partie entière du nombre décalé est inversée par un moyen d'inversion binaire (31). Au moment du décalage, la valeur d'un chiffre de report est déterminée par un moyen de détermination de report (32) basé sur les données indiquant s'il y a des chiffres du côté droit du point décimal et une instruction de direction tronquée fournie par une unité externe. Ensuite, la sortie de valeurs provenant du moyen d'inversion binaire (31) et la valeur reportée déterminée par le moyen (32) sont ajoutées par un moyen d'addition (33), lequel calcule ensuite la somme dans le système à virgule fixe. L'agencement précité permet d'augmenter la vitesse de fonctionnement et de simplifier le circuit. En outre, on peut adapter le convertisseur d'expression numérique précité à une unité de traitement vectoriel calculant des données vectorielles.
États désignés : KR, US.
Office européen des brevets (OEB) (DE, FR, GB).
Langue de publication : japonais (JA)
Langue de dépôt : japonais (JA)