Recherche dans les collections de brevets nationales et internationales
Certains contenus de cette application ne sont pas disponibles pour le moment.
Si cette situation persiste, veuillez nous contacter àObservations et contact
1. (WO1988003339) GENERATION D'UN SIGNAL DE RESOLUTION A N+1 BITS A PARTIR D'UN CONVERTISSEUR A/N A N BITS
Dernières données bibliographiques dont dispose le Bureau international

N° de publication : WO/1988/003339 N° de la demande internationale : PCT/US1987/001883
Date de publication : 05.05.1988 Date de dépôt international : 31.07.1987
Demande présentée en vertu du Chapitre 2 : 03.06.1988
CIB :
H03M 1/00 (2006.01)
H ÉLECTRICITÉ
03
CIRCUITS ÉLECTRONIQUES FONDAMENTAUX
M
CODAGE, DÉCODAGE OU CONVERSION DE CODE, EN GÉNÉRAL
1
Conversion analogique/numérique; Conversion numérique/analogique
Déposants :
ALLIED CORPORATION [US/US]; Law Department (F.M. Leather) P.O. Box 2245-R Morristown, NJ 07960, US
Inventeurs :
WRIGHT, Danny, Orlen; US
Mandataire :
WINTER, Richard, C.; Allied Corporation Law Department (F.M. Leather) P.O. Box 2245-R Morriston, NJ 07960, US
WELLS, Russel, C.; Allied Corporation Law Department (C.A.McNally) P.O.Box 2245R Morristown, NJ 07960, US
Données relatives à la priorité :
925,03129.10.1986US
Titre (EN) GENERATING AN N+1-BIT RESOLUTION SIGNAL FROM AN N BIT A/D CONVERTER
(FR) GENERATION D'UN SIGNAL DE RESOLUTION A N+1 BITS A PARTIR D'UN CONVERTISSEUR A/N A N BITS
Abrégé :
(EN) In microprocessor based control systems wherein several analog sensors are used to generate control signals of N bits, the system herein generates a digital signal having an N+1 bit resolution of the information. The N+1 bit resolution is generated from an N bit A/D converter by means of a network changing the reference voltage input to the A/D converter by an offset voltage which is a function of the least significant bit position. The network, in the absence of a control signal, generates a first range of reference voltages and in the presence of the control signal generates a second range wherein the limit voltages are changed by the offset voltage. The microprocessor reads and stores each N bit digital word from the same sensor and under the command of the control signal, sums the two digital words and the result is an N+1 bit digital word.
(FR) Dans des sytèmes de commande basés sur un microprocesseur où plusieurs détecteurs analogiques sont utilisés pour générer des signaux de commande de N bits, le système en question génère un signal numérique ayant une résolution N+1 bits des informations. La résolution N+1 bits est générée à partir d'un convertisseur A/N à N bits au moyen d'un réseau changeant l'entrée de tension de référence au niveau du convertisseur A/N par une tension de décalage qui est une fonction de la position binaire de poids faible. Le réseau, en l'absence d'un signal de commande, génère une première plage de tension de référence et en la présence du signal de commande génère une seconde plage dans laquelle les tensions limites sont changées par la tension de décalage. Le microprocesseur lie et stocke chaque mot numérique à N bits à partir du même détecteur et sous la commande du signal de commande, additionne les deux mots numériques, et le résultat est un mot numérique à N+1 bits.
États désignés : JP, KR
Office européen des brevets (OEB) (AT, BE, CH, DE, FR, GB, IT, LU, NL, SE)
Langue de publication : Anglais (EN)
Langue de dépôt : Anglais (EN)
Également publié sous:
EP0329655KR1019887002010