Recherche dans les collections de brevets nationales et internationales
Une partie du contenu de cette demande n'est pas disponible pour le moment.
Si cette situation persiste, contactez-nous auObservations et contact
1. (WO1986003607) CONTROLEUR DE COMMUNICATION UTILISANT UNE MEMOIRE A ACCES ALEATOIRE A CONNEXIONS MULTIPLES
Dernières données bibliographiques dont dispose le Bureau international

N° de publication : WO/1986/003607 N° de la demande internationale : PCT/US1985/002436
Date de publication : 19.06.1986 Date de dépôt international : 06.12.1985
CIB :
G06F 13/12 (2006.01) ,G06F 13/18 (2006.01) ,G06F 13/36 (2006.01) ,G06F 13/40 (2006.01) ,G06F 15/173 (2006.01)
G PHYSIQUE
06
CALCUL; COMPTAGE
F
TRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
13
Interconnexion ou transfert d'information ou d'autres signaux entre mémoires, dispositifs d'entrée/sortie ou unités de traitement
10
Commande par programme pour dispositifs périphériques
12
utilisant des matériels indépendants du processeur central, p.ex. canal ou processeur périphérique
G PHYSIQUE
06
CALCUL; COMPTAGE
F
TRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
13
Interconnexion ou transfert d'information ou d'autres signaux entre mémoires, dispositifs d'entrée/sortie ou unités de traitement
14
Traitement de demandes d'interconnexion ou de transfert
16
pour l'accès au bus de mémoire
18
avec commande prioritaire
G PHYSIQUE
06
CALCUL; COMPTAGE
F
TRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
13
Interconnexion ou transfert d'information ou d'autres signaux entre mémoires, dispositifs d'entrée/sortie ou unités de traitement
14
Traitement de demandes d'interconnexion ou de transfert
36
pour l'accès au bus ou au système à bus communs
G PHYSIQUE
06
CALCUL; COMPTAGE
F
TRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
13
Interconnexion ou transfert d'information ou d'autres signaux entre mémoires, dispositifs d'entrée/sortie ou unités de traitement
38
Transfert d'informations, p.ex. sur un bus
40
Structure du bus
G PHYSIQUE
06
CALCUL; COMPTAGE
F
TRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
15
Calculateurs numériques en général; Équipement de traitement de données en général
16
Associations de deux ou plusieurs calculateurs numériques comportant chacun au moins une unité arithmétique, une unité programme et un registre, p.ex. pour le traitement simultané de plusieurs programmes
163
Communication entre processeurs
173
utilisant un réseau d'interconnexion, p.ex. matriciel, de réarrangement, pyramidal, en étoile ou ramifié
Déposants :
ADVANCED COMPUTER COMMUNICATIONS [US/US]; 720 Santa Barbara Street Santa Barbara, CA 93101, US
Inventeurs :
RUSS, Roger, R.; US
BERGGREEN, Arthur, C.; US
Mandataire :
FREILICH, Arthur; 10960 Wilshire Blvd. #1434 Los Angeles, CA 90024, US
Données relatives à la priorité :
679,80910.12.1984US
Titre (EN) COMMUNICATION CONTROLLER USING MULTIPORTED RANDOM ACCESS MEMORY
(FR) CONTROLEUR DE COMMUNICATION UTILISANT UNE MEMOIRE A ACCES ALEATOIRE A CONNEXIONS MULTIPLES
Abrégé :
(EN) A communication controller for facilitating bidirectional digital data transfers between a host processor and various types of networks. The controller architecture is characterized by multiple independent data transfer buses coupled to a central multiple port random acces memory (20). The architecture avoids microprocessor bus contention in favor of RAM contention and thus enhances aggregate system throughput. Moreover, the buses are capable of performing operations concurrently to thereby further enhance system throughtput.
(FR) Contrôleur de communication pour faciliter les transferts de données numériques bidirectionnels entre un processeur central et divers types de réseaux. La construction du contrôleur est caractérisée par des bus de transport des données, indépendants et multiples reliés à une mémoire centrale (20) à accès aléatoire à connexions multiples. La construction évite l'encombrement des bus du microprocesseur en mettant l'accent sur l'encombrement de la mémoire (RAM), ce qui augmente le rendement d'ensemble du système. De plus, les câbles ou bus sont capables d'effectuer simultanément des opérations, ce qui améliore encore plus le rendement du système.
États désignés : AU, DK, JP
Office européen des brevets (OEB) (AT, BE, CH, DE, FR, GB, IT, LU, NL, SE)
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)
Also published as:
EP0204827AU1986053068