Certains contenus de cette application ne sont pas disponibles pour le moment.
Si cette situation persiste, veuillez nous contacter àObservations et contact
1. (WO1985000709) AGENCEMENT DE SYNCHRONISATION DE GROUPE DE PUCES DE CIRCUIT INTEGRE
Dernières données bibliographiques dont dispose le Bureau international

N° de publication : WO/1985/000709 N° de la demande internationale : PCT/US1984/001178
Date de publication : 14.02.1985 Date de dépôt international : 27.07.1984
CIB :
G06F 1/10 (2006.01) ,G06F 13/42 (2006.01)
G PHYSIQUE
06
CALCUL; COMPTAGE
F
TRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
1
Détails non couverts par les groupes G06F3/-G06F13/89
04
Génération ou distribution de signaux d'horloge ou de signaux dérivés directement de ceux-ci
10
Répartition des signaux d'horloge
G PHYSIQUE
06
CALCUL; COMPTAGE
F
TRAITEMENT ÉLECTRIQUE DE DONNÉES NUMÉRIQUES
13
Interconnexion ou transfert d'information ou d'autres signaux entre mémoires, dispositifs d'entrée/sortie ou unités de traitement
38
Transfert d'informations, p.ex. sur un bus
42
Protocole de transfert pour bus, p.ex. liaison; Synchronisation
Déposants :
AMERICAN TELEPHONE & TELEGRAPH COMPANY [US/US]; 550 Madison Avenue New York, NY 10022, US
Inventeurs :
SHOJI, Masakazu; US
Mandataire :
HIRSCH, A., E., Jr. @; Post Office Box 901 Princeton, NJ 08540, US
Données relatives à la priorité :
519,49501.08.1983US
Titre (EN) CHIPSET SYNCHRONIZATION ARRANGEMENT
(FR) AGENCEMENT DE SYNCHRONISATION DE GROUPE DE PUCES DE CIRCUIT INTEGRE
Abrégé :
(EN) Each chip (11, 12) of a microprocessor chipset is synchronized by an associated controller (400) which adjusts a control signal (202) for controlling the delay of a variable delay circuit during each operating cycle. The controller tailors the control signal for each chip by an op-amp (507) which compares the output of an internal clock in each chip with a reference system voltage (508).
(FR) Chaque puce (11, 12) d'un groupe de puces d'un microprocesseur est synchronisée par un contrôleur associé (400) qui règle un signal de commande (202) pour commander le retard d'un circuit à retard variable pendant chaque cycle de fonctionnement. Le contrôleur adapte le signal de commande pour chaque puce à l'aide d'un amplificateur opérationnel (507) qui compare le signal de sortie d'une horloge interne dans chaque puce avec une tension de référence du système (508).
États désignés : JP
Langue de publication : Anglais (EN)
Langue de dépôt : Anglais (EN)