WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO1984001842) MEMOIRES DE COMMANDE MULTIPLES POUR UN MICRO-CONTROLEUR EN PIPELINE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication : WO/1984/001842 N° de la demande internationale : PCT/US1983/001706
Date de publication : 10.05.1984 Date de dépôt international : 03.11.1983
CIB :
G06F 9/26 (2006.01) ,G06F 9/28 (2006.01)
Déposants :
Inventeurs :
Données relatives à la priorité :
null30.12.1899null
Titre (EN) MULTIPLE CONTROL STORES FOR A PIPELINED MICROCONTROLLER
(FR) MEMOIRES DE COMMANDE MULTIPLES POUR UN MICRO-CONTROLEUR EN PIPELINE
Abrégé :
(EN) A microcontroller for controlling a digital device without loss of clock cycles which controller is formed of a plurality of control stores (20a, 20b, 20c) each of which is provided with a register counter (21a, 21b, 21c) to address different locations within corresponding control store. Each control store is accessed each clock cycle and an instruction register (22) is provided to receive one of the fetched microinstructions from the selected control store. In this manner, a microinstruction is presented to the instruction register each clock cycle even though the previous microinstruction was a conditional branch, a jump to subroutine or a return to subroutine instruction.
(FR) Un micro-contrôleur de commande d'un dispositif numérique sans perte des cycles d'horloge est formé d'une pluralité de mémoires de commande (20a, 20b, 20c), chacune d'elles étant pourvue d'un compteur de registre (21a, 21b, 21c) pour avoir accès à différentes adresses dans la mémoire de commande correspondante. A chaque cycle d'horloge l'on a accès à chaque mémoire de commande et un registre d'instruction (22) est prévu pour recevoir l'une des micro-instructions extraites de la mémoire de commande sélectionnée. De cette manière, une micro-instruction est présentée au registre d'instruction à chaque cycle d'horloge même si la micro-instruction antérieure était un branchement conditionnel, un branchement sur un sous-programme ou un retour à l'instruction du sous-programme.
États désignés :
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)