Recherche dans les collections de brevets nationales et internationales
Certains contenus de cette application ne sont pas disponibles pour le moment.
Si cette situation persiste, veuillez nous contacter àObservations et contact
1. (WO1983001553) CIRCUIT DE DETECTION DE TEMPS DE REFERENCE
Dernières données bibliographiques dont dispose le Bureau international

N° de publication : WO/1983/001553 N° de la demande internationale : PCT/JP1982/000417
Date de publication : 28.04.1983 Date de dépôt international : 21.10.1982
CIB :
H04N 5/08 (2006.01) ,H04N 5/21 (2006.01)
H ÉLECTRICITÉ
04
TECHNIQUE DE LA COMMUNICATION ÉLECTRIQUE
N
TRANSMISSION D'IMAGES, p.ex. TÉLÉVISION
5
Détails des systèmes de télévision
04
Synchronisation
08
Séparation des signaux de synchronisation du signal d'image
H ÉLECTRICITÉ
04
TECHNIQUE DE LA COMMUNICATION ÉLECTRIQUE
N
TRANSMISSION D'IMAGES, p.ex. TÉLÉVISION
5
Détails des systèmes de télévision
14
Circuits de signal d'image pour le domaine des fréquences vidéo
21
Circuits pour la suppression ou la diminution de perturbations, p.ex. moiré, halo
Déposants :
SONY CORPORATION [JP/JP]; 7-35, Kitashinagawa 6-chome Shinagawa-ku Tokyo 141, JP (AllExceptUS)
YAMADA, Hisafumi [JP/JP]; JP (UsOnly)
KURIKI, Choei [JP/JP]; JP (UsOnly)
SAITO, Junya [JP/JP]; JP (UsOnly)
Inventeurs :
YAMADA, Hisafumi; JP
KURIKI, Choei; JP
SAITO, Junya; JP
Mandataire :
ITO, Tei; Shinjuku Bldg. 8-1, Nishinshinjuku 1-chome Shinjuku-ku Tokyo 160, JP
Données relatives à la priorité :
56/16990723.10.1981JP
Titre (EN) REFERENCE TIME-DETECTING CIRCUIT
(FR) CIRCUIT DE DETECTION DE TEMPS DE REFERENCE
Abrégé :
(EN) A video signal is supplied to first and second clamping circuits (40), (70) with different time constants, a synchronizing signal is separated from the output signal of the first clamping circuit (40) having a long time constant, and a reference time is detected from the output signal of the second clamping circuit (70) having a short time constant. Therefore, according to the present invention, since two clamping circuits (40), (70) with different time constants are provided, a signal in which the synch tip part is set to a predetermined voltage is obtained from the clamping circuit (40) with the long time constant, thereby accurately separating the vertical synchronization. Thus, an accurate masking pulse is formed, and a signal in which the noise in the pedestal part is suppressed is obtained from the clamping circuit (70) with the short time constant, thereby enabling the effective detection of the leading edge of the synchronizing signal.
(FR) Un signal vidéo est envoyé à un premier et un deuxième circuits de blocage (40), (70) avec différentes constantes de temps, un signal de synchronisation est séparé du signal de sortie du premier circuit de blocage (40) possèdant une constante de temps longue, et un temps de référence est détecté à partir du signal de sortie du deuxième circuit de blocage (70) possèdant une constante de temps court. Par conséquent, selon la présente invention, étant donné que deux circuits de blocage (40), (70) avec différentes constantes de temps sont prévus, on obtient, du circuit de blocage (40) avec la constante de temps longue, un signal dans lequel la partie de pointe de synchronisation est réglée à une tension prédéterminée, séparant ainsi avec précision la synchronisation verticale. On forme ainsi une impulsion précise de masquage, et l'on obtient du circuit de blocage (70) avec la constante de temps courte un signal dans lequel le bruit dans la partie de décollement du niveau du noir est supprimée, permettant ainsi la détection efficace du bord d'attaque du signal de synchronisation.
États désignés : US
Office européen des brevets (OEB) (DE, FR, GB, NL)
Langue de publication : Japonais (JA)
Langue de dépôt : Japonais (JA)
Également publié sous:
EP0091966US4618891