WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO1981002084) APPAREIL A IMAGES A CIRCUITS INTEGRES ET PROCEDE DE LECTURE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/1981/002084    N° de la demande internationale :    PCT/US1980/001643
Date de publication : 23.07.1981 Date de dépôt international : 10.12.1980
CIB :
H04N 3/15 (2006.01)
Déposants :
Inventeurs :
Données relatives à la priorité :
112483 16.01.1980 US
Titre (EN) SOLID-STATE IMAGING APPARATUS AND METHOD FOR READOUT
(FR) APPAREIL A IMAGES A CIRCUITS INTEGRES ET PROCEDE DE LECTURE
Abrégé : front page image
(EN)Unique solid state imaging apparatus comprising an area image sensor (40) which is adapted to be read out at exceptionally fast frame rates. The individual photosites of the sensor are formated into a plurality of blocks (B1-B6) for purposes of readout, each block comprising a plurality of photosite rows (R1-R32) which can be read out in parallel. Circuitry (42, 44) is provided for sequentially enabling the individual blocks of photosites for read out, and for sequentially addressing the photosites of each row in an enabled block, all of the rows in an enabled block being addressed simultaneously, whereby all rows of photosites in each block are read out in parallel, and the plurality of blocks of photosites are read out sequentially.
(FR)Un appareil unique a images a circuits integres, comprenant un detecteur de zones images (40) qui est adapte pour etre lu a des vitesses d'images exceptionnellement elevees. Les photosites individuels du detecteur sont mis en forme en une pluralite de blocs (D1-B6) a des fins de lecture, chaque bloc comprenant une pluralite de rangees de photosites (R1-R32) qui peuvent etre lues parallelement. Un circuit (42, 44) est prevu pour valider sequentiellement les blocs individuels de photosites pour la lecture, et pour l'adressage sequentiel des photosites de chaque rangee dans un bloc valide, toutes les rangees dans un bloc valide etant adressees simultanement de sorte que toutes les rangees de photosites de chaque bloc sont lues parallelement et la pluralite de blocs de photosites sont lus sequentiellement.
États désignés :
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)