WIPO logo
Mobile | Deutsch | English | Español | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Recherche dans les collections de brevets nationales et internationales
World Intellectual Property Organization
Recherche
 
Options de navigation
 
Traduction
 
Options
 
Quoi de neuf
 
Connexion
 
Aide
 
Traduction automatique
1. (WO1981002080) RESEAU DE CIRCUIT DYNAMIQUE SANS RAPPORT POUR APPLICATION A LOGIQUE RANDOMISEE
Dernières données bibliographiques dont dispose le Bureau international   

N° de publication :    WO/1981/002080    N° de la demande internationale :    PCT/US1980/000505
Date de publication : 23.07.1981 Date de dépôt international : 05.05.1980
CIB :
H03K 19/0185 (2006.01), H03K 19/096 (2006.01), H03K 23/42 (2006.01), H03K 3/356 (2006.01)
Déposants :
Inventeurs :
Données relatives à la priorité :
111274 11.01.1980 US
Titre (EN) DYNAMIC RATIOLESS CIRCUITRY FOR RANDOM LOGIC APPLICATIONS
(FR) RESEAU DE CIRCUIT DYNAMIQUE SANS RAPPORT POUR APPLICATION A LOGIQUE RANDOMISEE
Abrégé : front page image
(EN)A logic circuit (20) is provided for receiving an input signal and for generating a delayed output signal being clocked by first and second non-overlapping clock phases. Logic circuit (20) includes a voltage supply (V). A precharge transistor (30) is interconnected to the voltage supply (V) and is clocked by the first clock phase. A discharge transistor (32) is interconnected to the precharge transistor (30) thereby defining a first node (A) and is clocked by the second clock phase to conditionally discharge the first node (A). An input logic circuit (34) is interconnected to the discharge transistor (32) thereby defining a second node (B) for providing a discharge path from the first node (A) to a ground voltage potential, the input logic circuit (34) is connected to receive the input signal. An output transistor (36) is interconnected to the first node (A) for generating the delayed output signal. The output transistor (36) is clocked by the second clock phase. A capacitor (38) is interconnected to the first node (A) and the output transistor (36) and is clocked by the second clock phase for maintaining the first node (A) at a predetermined voltage level by a bootstrapping operation.
(FR)Un circuit dynamique (20) sert a recevoir un signal d"entree et a produire un signal de sortie retarde synchronise par des premiere et seconde phases d"horloge non chevauchantes. Le circuit logique (20) comprend un alimentation de tension (V). Un transistor de precharge (30) est interconnecte a l"alimentation de tension (V) et est synchronise par la premiere phase d"horloge. Un transistor de decharge (32) est interconnecte au transistor de precharge (30) definissant ainsi un premier noeud (A) et est synchronise par la seconde phase d"horloge pour decharger de maniere conditionnelle le premier noeud (A). Un circuit logique d"entree (34) est interconnecte au transistor de decharge (32) definissant ainsi un second noeud (V) pour produire un chemin de decharge depuis le premier noeud (A) vers un potentiel de tension de masse, le circuit logique d"entree (34) etant connecte pour recevoir le signal d"entree. Un transistor de sortie (36) est interconnecte sur le premier noeud (A) pour generer le signal de sortie retarde. Le transistor de sortie (36) est synchronise par la seconde phase d"horloge. Un condensateur (38) est interconnecte sur le premier noeud (A) et le transistor de sortie (36) et est synchronise par la seconde phase d"horloge pour maintenir le premier noeud (A) a un niveau de tension predetermine par une operation d"introduction d"une sequence d"appel.
États désignés :
Langue de publication : anglais (EN)
Langue de dépôt : anglais (EN)